低了

共 7 篇文章
低了 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 7 篇文章,持续更新中。

FPU加法器的设计与实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">浮点运算器的核心运算部件是浮点加法器,它是实现浮点指令各种运算的基础,其设计优化对于提高浮点运算的速度和精度相当关键。文

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

ESD保护电路的设计

ESD 静电放电给你的电子产品带来致命的危害不仅降低了产品的可靠性增加了维修成本而且不符合欧洲共同体规定的工业标准EN61000-4-2 就会影响产品在欧洲的销售所以电子设备制造商通常会在电路设计的初期就考虑ESD 保护电路本文将讨论ESD保护电路的几种方法.<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-1202151002

基于遗传变异蚁群算法的机器人路径规划的改进

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对基本蚁群算法在机器人路径规划问题中容易陷入局部最优的问题,提出了一种改进的蚁群算法,利用遗传算法加入了变异因子使最优路径产生变异,从而降低了蚁群算法

2.5Gbs限幅放大器设计

限幅放大器信号通道利用多级放大方式&quot;降低了输出信号上升:下降时间&quot;减小了级间驱动能力不匹配对信号完整性的影响#通过负反馈环路消除了信号通道上的偏移电压&quot;采用独特的迟滞技术&quot;使检测电路的迟滞对外接电阻变化不敏感!<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120329145610648

10 GHz介质振荡器的设计

<span id="LbZY">介绍了介质振荡器的理论和设计方法,选择并联反馈式结构,设计了一个工作频点为10 GHz的介质振荡器。为了提高振荡器的输出功率,同时改善相位噪声,本文对传统电路结构进行改进,采用了二级放大的方式,提高了有源网络的增益,降低了介质谐振器与微带线的耦合度,达到了预期目标。结果表明,本文的理论分析是正确的,设计方案是可行的。<br /> <img alt="" src="h

CoolMOS导通电阻分析及与VDMOS的比较

<div> 为了克服传统功率MOS 导通电阻与击穿电压之间的矛盾,提出了一种新的理想器件结构,称为超级结器件或Cool2MOS ,CoolMOS 由一系列的P 型和N 型半导体薄层交替排列组成。在截止态时,由于p 型和n 型层中的耗尽区电场产生相互补偿效应,使p 型和n 型层的掺杂浓度可以做的很高而不会引起器件击穿电压的下降。导通时,这种高浓度的掺杂使器件的导通电阻明显降低。由于CoolMOS