本文给出AnyWhere已经分配的设备地址、端口地址、协议类型编码、厂商编码等内容。本文内容随时更新。
上传时间: 2014-11-24
上传用户:huangld
时隙分配技术是VHF/UHF数据链中的一项关键技术,通过它可以提高系统的通信效率。在目前VHF/UHF数据链的基础上,提出了一种新的时隙分配高层算法:渐变分配策略,它主要是以固定分配方式为主,以竞争分配和动态分配为辅的一种新型时隙分配策略,兼有固定分配、竞争分配和动态分配的优点,同时又尽可能克服它们的缺点,以最小代价换来最大成效。
上传时间: 2014-01-13
上传用户:yl1140vista
本文简要介绍一种基于Monte Carlo模型和时隙驱动相结合的WCDMA R99 HSDPA网络规划仿真模型,并通过该模型对一则案例在动态功率分配和静态功率分配情况下分别进行仿真。在最后部分,文章给出仿真结果,讨论联合载频和独立载频吞吐量差别,并分析功率分配方式对下行吞吐量和资源利用率的影响。
上传时间: 2013-11-08
上传用户:ljmwh2000
在一这期中,我们扩大了讨论的範围,涵盖了在飞思卡尔产品系列中采用的多种技术,包括8位微控制器(MCU)、32位ColdFire控制器、我们曾获大奖的16位数字信号控制器(DSC)及ZigBee® 无线技术等。此外,我们还增加了一个来自设计联盟合作伙伴的内容,以及飞思卡尔客户如何用我们的产品和服务取得成功的实例。
上传时间: 2013-10-17
上传用户:1234xhb
14.1本章导读所有LPC1300系列Cortex-M3微控制器的16位定时器块都相同。14.2基本配制CT16B0/1采用以下寄存器进行配制:1)管脚:CT16B0/1管脚必须通过IOCONFIG寄存器块进行配制(见“I/O配制寄存器IOCON_PIOn”小节)。2)功率与外设时钟:在SYSAHBCLKCTRL寄存器中置位位7与位8(见表“系统AHB时钟控制寄存器位描述”)。
上传时间: 2013-11-16
上传用户:liuwei6419
7位数字显示设计程序 labview 源程序
上传时间: 2013-11-10
上传用户:xymbian
EDA课程设计8位十进制乘法器。
上传时间: 2013-10-09
上传用户:ZOULIN58
FPGA设计管脚分配注意点
上传时间: 2013-11-18
上传用户:pzw421125
为实现某专用接口装置的接口功能检测,文中详细地介绍了一种34位串行码的编码方式,并基于FPGA芯片设计了该类型编码的接收、发送电路。重点分析了电路各模块的设计思路。电路采用SOPC模块作为中心控制器,设计简洁、可靠。试验表明:该设计系统运行正常、稳定。
上传时间: 2013-10-09
上传用户:小宝爱考拉
关于PLC控制双水箱液位的!
上传时间: 2013-10-08
上传用户:1583060504