虫虫首页|资源下载|资源专辑|精品软件
登录|注册

信号设计

  • 如何通过仿真提高数模混合设计性。如何提高PCB混合信号设计的合理性

    如何通过仿真提高数模混合设计性。如何提高PCB混合信号设计的合理性

    标签: PCB 仿真 高数模混合 如何提高

    上传时间: 2013-12-28

    上传用户:dragonhaixm

  • 关于UWB的信号设计

    关于UWB的信号设计,信道仿真,信号处理的matlab程序,共100多个已成函数!所有函数已有说明!

    标签: UWB 信号设计

    上传时间: 2014-12-07

    上传用户:sz_hjbf

  • 基于AT89S51单片机的低频信号设计及仿真研究

    文中采用AT89S51单片机来设计简易的信号发生器,通过DAC0832转换并还原了波形信号,得到了相应的方波、锯齿波、三角波和正弦波等波形信号。在电路设计的基础上,本文还对上述4种波形进行了波形自由转换、相位和频率自由调节等技术设计,并对其进行了仿真调试。

    标签: 89S S51 AT 89

    上传时间: 2013-10-13

    上传用户:xingisme

  • 模块时代之ADI实验室电路设计指南

    ADI实验室电路时经过构建和测试可以确保功能和性能的电路设计 借助ADI公司了众多应用专业技术,解决了多种常见的模拟、RF/IF和混合信号设计挑战。 所以我觉得这个还是非常值得我们学习的,特此分享一下

    标签: ADI 模块 实验室电路 设计指南

    上传时间: 2013-06-20

    上传用户:manlian

  • 信号完整性研究

    如果你发现,以前低速时代积累的设计经验现在似乎都不灵了,同样的设计,以前 没问题,可是现在却无法工作,那么恭喜你,你碰到了硬件设计中最核心的问题:信号完整性。早一天遇到,对你来说是好事。 这个资料,短小精悍,包含了高速数字信号设计中信号完整性方面的所有知识,对于初学者来说是一份不可多得的入门经典;

    标签: 信号完整性

    上传时间: 2013-11-19

    上传用户:哈哈hah

  • DRAM内存模块的设计技术

    第二部分:DRAM 内存模块的设计技术..............................................................143第一章 SDR 和DDR 内存的比较..........................................................................143第二章 内存模块的叠层设计.............................................................................145第三章 内存模块的时序要求.............................................................................1493.1 无缓冲(Unbuffered)内存模块的时序分析.......................................1493.2 带寄存器(Registered)的内存模块时序分析...................................154第四章 内存模块信号设计.................................................................................1594.1 时钟信号的设计.......................................................................................1594.2 CS 及CKE 信号的设计..............................................................................1624.3 地址和控制线的设计...............................................................................1634.4 数据信号线的设计...................................................................................1664.5 电源,参考电压Vref 及去耦电容.........................................................169第五章 内存模块的功耗计算.............................................................................172第六章 实际设计案例分析.................................................................................178 目前比较流行的内存模块主要是这三种:SDR,DDR,RAMBUS。其中,RAMBUS内存采用阻抗受控制的串行连接技术,在这里我们将不做进一步探讨,本文所总结的内存设计技术就是针对SDRAM 而言(包括SDR 和DDR)。现在我们来简单地比较一下SDR 和DDR,它们都被称为同步动态内存,其核心技术是一样的。只是DDR 在某些功能上进行了改进,所以DDR 有时也被称为SDRAM II。DDR 的全称是Double Data Rate,也就是双倍的数据传输率,但是其时钟频率没有增加,只是在时钟的上升和下降沿都可以用来进行数据的读写操作。对于SDR 来说,市面上常见的模块主要有PC100/PC133/PC166,而相应的DDR内存则为DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。

    标签: DRAM 内存模块 设计技术

    上传时间: 2014-01-13

    上传用户:euroford

  • 基于FPGA的34位串行编码信号设计与实现

        为实现某专用接口装置的接口功能检测,文中详细地介绍了一种34位串行码的编码方式,并基于FPGA芯片设计了该类型编码的接收、发送电路。重点分析了电路各模块的设计思路。电路采用SOPC模块作为中心控制器,设计简洁、可靠。试验表明:该设计系统运行正常、稳定。

    标签: FPGA 串行 编码 信号设计

    上传时间: 2013-11-12

    上传用户:xiaowei314

  • 基于FPGA的34位串行编码信号设计与实现

        为实现某专用接口装置的接口功能检测,文中详细地介绍了一种34位串行码的编码方式,并基于FPGA芯片设计了该类型编码的接收、发送电路。重点分析了电路各模块的设计思路。电路采用SOPC模块作为中心控制器,设计简洁、可靠。试验表明:该设计系统运行正常、稳定。

    标签: FPGA 串行 编码 信号设计

    上传时间: 2013-10-09

    上传用户:小宝爱考拉

  • DRAM内存模块的设计技术

    第二部分:DRAM 内存模块的设计技术..............................................................143第一章 SDR 和DDR 内存的比较..........................................................................143第二章 内存模块的叠层设计.............................................................................145第三章 内存模块的时序要求.............................................................................1493.1 无缓冲(Unbuffered)内存模块的时序分析.......................................1493.2 带寄存器(Registered)的内存模块时序分析...................................154第四章 内存模块信号设计.................................................................................1594.1 时钟信号的设计.......................................................................................1594.2 CS 及CKE 信号的设计..............................................................................1624.3 地址和控制线的设计...............................................................................1634.4 数据信号线的设计...................................................................................1664.5 电源,参考电压Vref 及去耦电容.........................................................169第五章 内存模块的功耗计算.............................................................................172第六章 实际设计案例分析.................................................................................178 目前比较流行的内存模块主要是这三种:SDR,DDR,RAMBUS。其中,RAMBUS内存采用阻抗受控制的串行连接技术,在这里我们将不做进一步探讨,本文所总结的内存设计技术就是针对SDRAM 而言(包括SDR 和DDR)。现在我们来简单地比较一下SDR 和DDR,它们都被称为同步动态内存,其核心技术是一样的。只是DDR 在某些功能上进行了改进,所以DDR 有时也被称为SDRAM II。DDR 的全称是Double Data Rate,也就是双倍的数据传输率,但是其时钟频率没有增加,只是在时钟的上升和下降沿都可以用来进行数据的读写操作。对于SDR 来说,市面上常见的模块主要有PC100/PC133/PC166,而相应的DDR内存则为DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。

    标签: DRAM 内存模块 设计技术

    上传时间: 2013-10-18

    上传用户:宋桃子

  • 射频与微波通信电路:分析与设计

    内容简介  本书是美国加州大学m.m.拉德马内斯博士撰写的radio frequency and microwave electronics illustrated一书的中译本。本书内容丰富,编排合理,叙述清楚。本书的英文版在美国用作大学微波电子工程专业高年级和研究生的教材,授课两学期。.  本书主要内容分五部分共21章。第一部分基础知识,包括科学和工程学的基本概念,电学和电子工程学中的基本概念,电路学数学基础,直流和低频电路的概念;第二部分波在网络中的传输,包括射频和微波的基本概念与应用,射频电子学的概念,波传播中的基本概念,二端口射频/微波网络的电路表示;第三部分无源电路的设计,包括smith圆图,smith圆图的应用,匹配网络的设计;第四部分有源网络中的基本考虑,包括有源网络的稳定性,放大器的增益,有源网络的噪声;第五部分有源网络:线性与非线性设计,包括射频/微波放大器ⅰ:小信号设计,射频/微波放大器ⅱ:大信号设计,射频/微波振荡器的设计,射频/微波频率转换器ⅰ:整流器和检波器设计,射频/微波频率转换器ⅱ:混频器设计,射频/微波控制电路的设计,射频/微波集成电路设计。

    标签: 射频 微波通信 电路

    上传时间: 2022-07-04

    上传用户:zhanglei193