针对使用硬件描述语言进行设计存在的问题,提出一种基于FPGA并采用DSP Builder作为设计工具的数字信号处理器设计方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ设计流程,设计了一个12阶FIR 低通数字滤波器,通过Quartus 时序仿真及嵌入式逻辑分析仪SignalTapⅡ硬件测试对设计进行了验证。结果表明,所设计的FIR 滤波器功能正确,性能良好。 Abstract: Aiming at the problems in designing DSP using HDL,a method of designing DSP based on FPGA which using DSP Builder as designed tool is pointed out.A 12-order low-pass FIR digital filter was designed according to the process of Matlab/Simulink/DSP Builder/QuartusⅡ, and the design was verified by the timing simulation based on QuartusⅡand practical test based on SignalTapⅡ. The result shows the designed filter is correct in function and good in performance.
上传时间: 2013-11-17
上传用户:lo25643
DSP仿真器原理图(USB2.0)
上传时间: 2013-10-10
上传用户:电子世界
1.3.5 嵌入微处理器的FPGA设计流程。
上传时间: 2013-11-08
上传用户:ljj722
用QUARTUS_II做FPGA开发全流程
标签: QUARTUS_II FPGA 流程 傻瓜式
上传时间: 2013-11-18
上传用户:DXM35
1.3 FPGA的设计流程。
上传时间: 2013-10-09
上传用户:lwwhust
文中详细介绍了QPSK技术的工作原理和QPSK调制、解调的系统设计方案,并通过VHDL语言编写调制解调程序和QuartusII软件建模对程序进行仿真,通过引脚锁定,下载程序到FPGA芯片EP1K30TC144-3中验证。软件仿真和硬件验证结果表明了该设计的正确性和可行性,由于采用FPGA芯片,减小了硬件设计的复杂性,该设计具有便于移植维护和升级的特点。
上传时间: 2013-11-02
上传用户:ajaxmoon
用ModelSimSE进行功能仿真和时序仿真的方法(ALTERA篇)
标签: ModelSimSE ALTERA 功能仿真 时序仿真
上传时间: 2013-10-20
上传用户:hehuaiyu
详细教你在ModelSimSE中添加ALTERA仿真库的详细步骤。
标签: ModelSimSE ALTERA 仿真库
上传时间: 2014-12-28
上传用户:woshiayin
基于IPSec VPN对应用层协议完全透明的特性,当加密隧道建立之后,就可以实现各种类型的连接。为了解决学校实训设备缺乏和该真实环境难以搭建的问题,利用Packet Tracer 模拟软件仿真我校南北校区的IPSec VPN连接,重点探讨其配置及效果验证的过程。通过实践教学效果突出,达到了预期目的。
上传时间: 2013-10-29
上传用户:小火车啦啦啦
PPT是和视频教程配套的,视频教程地址http://i.youku.com/u/UMTExNzExOTgw/videos,和PPT配套使用的教程里面讲了systemverilog从文档到仿真,上板测试的整个流程,可能对有些朋友有帮助
上传时间: 2014-12-28
上传用户:dick_sh