采用软件校正的TMS320f2812内置ADC采样值方案
上传时间: 2013-08-02
上传用户:wang5829
电力变压器是电力系统中及其重要的电气设备,它的安全运行直接关系到电力系统的稳定。变压器长期在电网中运行会发生各种故障和事故,一旦遭到破坏,损失巨大。通过预防性试验和油中溶解气体的气相色谱分析结果判断变压器的绝缘状况,对防止事故的发生有很大作用,但定期的预防性试验可能出现过多的维修和不必要的停机,又不能及时发现故障;而变压器在线监测可以及早发现变压器故障,避免事故的发生,而且可以降低维护成本。 变压器中最常发生故障的部位是绕组,它的损坏率约占整个变压器故障的60%~70%。诊断绕组变形的方法中,频率响应法、阻抗分析法、低压脉冲法虽然有可取之处,但是都属于离线方法,不能及时发现变压器的故障,不适于在线测量;通过实时计算变压器绕组短路电抗来在线诊断变压器故障是一种有效的在线监测方法。 本文根据变压器绕组的短路电抗在正常运行时不发生变化,而在变压器内部故障时要发生变化的特性,应用辩识理论,利用变压器三相电压、电流的测量值来辨识绕组的短路电抗。把辨识结果对比正常时的三相绕组的短路电抗,可以发现绕组是否异常及故障发生的部位,保证变压器元件得到及时更换,防止变压器非正常退出运行。 本文采用傅立叶算法来计算变压器三相电压、电流采样信号的基波分量的幅值与相角,实现变压器绕组的参数辨识,此时并没有考虑衰减直流分量。经过分析,当采样信号中存在衰减直流分量时傅立叶算法就会产生误差,而递推最小二乘法和卡尔曼滤波效果很好。 最后本文介绍了变压器绕组参数辨识的实际应用与误差分析,分析了系统中软件、硬件方面的问题对测量短路电抗造成的影响;以及参数辨识的软件设计和运行试验,验证了方案的可行性。
上传时间: 2013-07-29
上传用户:xyipie
以谐波抑制,无功补偿为主要功能的有源电力滤波器的基本理论已经成熟,但是市场尚无成熟的谐波有源抑制产品,同时电网谐波问题日益突出,因此需要对有源电力滤波器进行产业化应用研究。并联有源电力滤波器以其安装、维护方便,成为商用化产品的主流。所以本文针对并联有源电力滤波器,展开产业化应用研究。 本文研究工作首先由如下工程问题引出:并联有源电力滤波器在补偿办公楼电气负载产生的谐波电流时,会出现谐波放大现象。办公楼电气负载主要是计算机、开关电源、不间断电源、电压型变频器等,这些都是电压型谐波源.本文以电容滤波型整流电路(电压型谐波源)的分析作为切入点,基于“分段线性化”方法,对并联有源电力滤波器补偿电容滤波型整流负载进行了稳态分析,得到系统的电流和电压波形,进而获得其频谱特性。通过本文所述稳态分析方法,可以从理论上理解并联有源电力滤波器补偿电容滤波型整流负载的工作过程,对有源电力滤波器的应用研究具有重要的理论和实际意义。 本文在分析办公楼负载电气特性的基础上,建立了有源电力滤波器补偿容性负载的简化模型,依据该模型分析了负载中容性元件的电容值与谐波电流放大之间的关系;为了克服谐波放大现象,本文首先通过负载电流采样环节后加装滤波器的方式,将电流谐振频率分量从采样值中滤除,虽然达到了抑制谐波放大的目的,但是由于延时的引入,使得补偿后网侧电流畸变率(THD)急剧升高;然后根据这一思路,采用基于快速傅立叶变换(FFT)的有选择谐波补偿方法将电流谐振频率分量从负载电流采样值中滤除,使得系统在谐振频率处变为开环控制,使系统稳定。经过对办公楼负载的实际并网谐波补偿实验证明基于FFT的有选择谐波补偿方法对于抑制谐波放大是有效的。本创新点的研究工作对于实际工程应用具有参考价值。 为了满足大容量的谐波抑制要求,本文提出了模块化有源电力滤波器并联补偿方案,该方案的特点是模块化结构及N+1冗余并联控制策略、主从总线结构及主机产生、负载电流检测方案以及并联均流策略。主机产生及负载电流检测是这一并联方案的突出特点,体现了本文的创新性工作。本文还对多模块并联系统进行了建模和稳定性研究;依据模块化并联补偿方案,在省科技计划重点项目的支持下,对有源电力滤波器进行产业化研究,从项目方案、设计、器件选型,样机调试、满功率运行及性能检测、楼宇负载与工业负载的实际并网实验,直至工业样机定型,对有源电力滤波器的产业化应用研究起了较大的推进作用,支撑项目目前已经有定型的工业化产品推出。 全文围绕上述三个方面展开,章节分排如下:(1)第一章从实际应用角度,总结阐述了有源电力滤波技术在谐波检测、电流跟踪控制、拓扑结构三个方面的研究进展;(2)第二章对并联有源电力滤波器补偿电容滤波型整流负载进行了稳态分析;(3)第三章分析了有源电力滤波器补偿容性负载时出现的谐波放大现象,并利用FFT方法使得系统在谐振频率处变为开环控制,达到抑制谐波放大的目的;(4)第四章、第五章提出有源电力滤波器模块化并联方案,并详细说明了模块化并联系统的设计和实验;(5)第六章对全文进行了总结,并对今后的研究工作进行了展望。
上传时间: 2013-04-24
上传用户:JANEM
随着电力电子技术的发展,交流电源系统的电能质量问题受到越来越多的关注。传统的整流环节广泛采用二极管不控整流和晶闸管相控整流电路,向电网注入了大量的谐波及无功,造成了严重的污染。提高电网侧功率因数以及降低输入电流谐波成为一个研究热点。功率因数校正技术是减小用电设备对电网造成的谐波污染,提高功率因数的一项有力措施。本文所做的主要工作包括以下几部分: 1.分析了单位功率因数三相桥式整流的工作原理,这种整流拓扑从工作原理上可以分成两部分:功率因数补偿网络和常规整流网络。在此基础上,为整流电路建立了精确的数学模型。 2.这种单位功率因数三相桥式整流的输入电感是在额定负载下计算出的,当负载发生变化时,其功率因数会降低。针对这种情况,提出了一种新的控制方法。常规整流网络向电网注入的谐波可以由功率因数补偿网络进行补偿,所以输入功率因数相应提高。负载消耗的有功由电网提供,补偿网络既不消耗有功也不提供任何有功。根据功率平衡理论,可以确定参考补偿电流。双向开关的导通和关断由滞环电流控制确定。在这一方法的控制下,双向开关工作在高频下,因此输入电感值相应降低。仿真和实验结果都表明:新的控制方法下,负载变化时,输入电流仍接近于正弦,功率因数接近1。 3.根据IEEE-519标准对谐波电流畸变率的要求,为单位功率因数三相桥式整流提出了另一种控制方法。该方法综合考虑单次谐波电流畸变率、总谐波畸变率、功率因数、有功消耗等性能指标,并进行优化,推导出最优电流补偿增益和相移。将三相负载电流通过具有最优电流补偿增益和相移的电流补偿滤波器,得到补偿后期望的电网电流,驱动双向开关导通和关断。仿真和实验都收到了满意的效果,使这一整流桥可以工作在较宽的负载范围内。 4.单位功率因数三相桥式整流中直流侧电容电压随负载的波动而波动,为提高其动、静态性能,将简单自适应控制应用到了直流侧电容电压的控制中,并提出利用改进的二次型性能指标修改自适应参数的方法,可以在实现对参考模型跟踪的同时又不使控制增量过大,与常规的PI型简单自适应控制相比在适应律的计算中引入了控制量的增量和状态误差在k及k+1时刻的采样值。利用该方法为直流侧电压设计了控制器,并进行了仿真与实验研究,结果表明与PI型适应律相比,新的控制器能提高系统的动态响应性能,负载变化时系统的鲁棒性更强。
上传时间: 2013-06-15
上传用户:WS Rye
高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。 通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent 33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。 在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。 FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。 关键词:ADC测试;并行;参数评估;FPGA;FFT
上传时间: 2013-07-11
上传用户:tdyoung
随着科学技术的飞速发展,电子测量技术被广泛应用在电子、机械、医疗、测控及航天等各个领域,而电子测量技术要用到各种形式的高质量信号源,因此任意波形发生器的研制就具有非常重要的现实意义。 本文便是基于DDS(DirectDigitalSynthesis)技术进行任意波形发生器研制的。要求可以产生正弦波、方波、三角波与锯齿波等常规波形,而且能够产生任意波形,从而满足研究的需要。具体工作如下: (一)介绍国内外关于任意波形发生器研究的发展情况,阐述频率合成技术的各种方式与技术对比情况,并选定直接数字频率合成技术进行研制。 (二)介绍系统的硬件设计构成与功能实现,并对系统部件进行逐一细述。选用单片机作为控制模块,使用FPGA实现DDS功能作为技术核心,并对外围电路的设计与接口技术进行分析。 (三)讲述DDS的工作原理、工作特点与技术指标,并基于FPGA芯片EP1C3T144C8进行设计,通过使用相位累加器与波形ROM等模块,实现DDS功能。同时辅以使能模块与行列式键盘,实现各种波形的灵活输出。 (四)给出系统产生的测试数据,并对影响频谱纯度的杂散与噪声产生的原因进行分析。
上传时间: 2013-04-24
上传用户:diets
自20世纪90年代以来,随着计算机技术、超大规模集成电路技术和通信及网络技术的发展,微机保护和测控装置的性能得到大幅提升,以此为基础的变电站自动化系统在我国的电力系统中得到长足的发展和广泛的应用。 @@ 为增加产品的市场竞争力,电力系统二次设备生产厂商紧跟市场需求,将各种具有高性价比的新型处理器芯片和外围芯片大量应用到变电站自动化系统的保护、测控装置上,如32位CPU、数字信号处理芯片DSP、高速高精度A/D转换芯片、大容量Flash存储芯片、可编程逻辑器件CPLD、FPGA等。这些功能强大的器件的应用使保护测控装置在外形上趋于小型化集成化,而在功能上则较以前有显著提升。同时,各种成熟的商用嵌入式实时操作系统的采用使处理器的性能得到充分发挥,装置通信、数据存储及处理能力更强,性能大幅提高,程序移植升级更加方便快捷。 @@ 本论文以现阶段国内外变电站自动化系统测控技术为参考,根据变电站自动化系统的发展趋势和要求,研究一种基于ARM和FPGA技术并采用嵌入式实时操作系统的高性能测控装置,并给出硬软件设计。 @@ 装置硬件采用模块化设计,按照测控装置基本功能设计插件板。分为主CPU插件、交流采样插件、遥信采集插件、遥控出口插件、直流采样及输出插件。除主CPU插件,其他插件的数量可以根据需要任意增减,满足不同用户的需求。 @@ 装置主CPU采用目前先进的基于ARM技术的微处理器AT91RM9200,通过数据、地址总线和其他插件板连接,构成装置的整个系统。交流采样插件采用FPGA技术,利用ALTERA公司的FPGA芯片EP1K10实现交流采样的控制,降低了CPU的负担。 @@ 软件采用Vxworks嵌入式实时操作系统,增加了系统的性能。以任务来管理不同的软件功能模块,利于装置软件的并行开发和维护。 @@关键词:测控装置;嵌入式实时操作系统;ARM;现场可编程门阵列
上传时间: 2013-04-24
上传用户:JESS
自香农先生于1948年开创信息论以来,经过将近60年的发展,信道编码技术已经成为通信领域的一个重要分支,各种编码技术层出不穷。目前广泛研究的低密度奇偶校验(LDCP)码是由R.G.Gallager先生提出的一种具有逼近香农限性能的优秀纠错码,并已在数字电视、无线通信、磁盘存储等领域得到大量应用。 目前数字电视已经成为最热门的话题之一,用手机看北京奥运,已经成为每一个中国人的梦想。最近两年我国颁布了两部与数字电视有关的通信标准,分别是数字电视地面传输标准(DMB-TH)和移动多媒体(CMMB)即俗称的手机电视标准。数字电视正与每个人走得越来越近,我国预期在2015年全面实现数字电视并停止模拟电视的播出。作为数字电视标准的核心技术之一的前向纠错码技术已经成为众多科研单位的研究热点,相应的编解码芯片更成为重中之重。在DMB-TH标准中用到了LDPC码和BCH码的级联编码方式,在CMMB标准中用到了LDPC码和RS码的级联编码方式,在DVB-S2标准中用到了LDPC码和BCH码的级联编码方式。 本论文以目前最重要的三个与数字电视相关的标准:数字电视地面传输标准(DMB-TH)、手机电视标准(CMMB)以及数字卫星电视广播标准(DVB-S2)为切入点,深入研究它们的编码方式,设计了这三个标准中的LDPC码编码器,并在FPGA上实现了前两个标准的编码芯片,实现了DMB-TH标准中0.4、0.6以及0.8三种码率的复用。在研究CMMB标准中编码器设计时,提出一种改进的LU分解算法,该分解方式适合任意的H矩阵,具有一定的广泛性。测试结果表明,芯片逻辑功能完全正确,速度和资源消耗均达到了标准的要求,具有一定的商用价值。
上传时间: 2013-07-07
上传用户:327000306
基于∑-△噪声整形技术和过采样技术的数模转换器(DAC)可以可靠地把数字信号转换成为高精度的模拟信号。采用这一结构进行数模转换具有诸多优点,例如极低的失配噪声和高的可靠性,便于作为IP模块嵌入到其他芯片系统中等,更重要的是可以得到其他DAC结构所无法达到的精度和动态范围。在高精度测量、音频转换、汽车电子等领域有着广泛的应用价值。 由于非线性和不稳定性的存在,高阶∑-△调制器的设计与实现存在较大的难度。本设计综合大量文献中的经验原则和方法,首先阐述了∑-△调制器的一般原理,并讨论了一般结构调制器的设计过程,然后描述了稳定的高阶高精度调制器的设计流程。根据市场需求,设定了整个设计方案的性能指标,并据此设计了达到16bit精度和满量程输入范围的三阶128倍过采样调制器。 本设计采用∑-△结构,根据系统要求设计了量化器位数、调制器过采样比和阶数。在分析高阶单环路调制器稳定性的基础上,成功设计了六位量化三阶单环路调制器结构。在16比特的输入信号下,达到了90dB左右的信噪比。该设计已经在Cyclone系列FPGA器件下得到硬件实现和验证,并实现了实时音频验证。测试表明,该DAC模块输出信号的信噪比能满足16比特数据转换应用的分辨率要求,并具备良好的兼容性和通用性。 本设计可作为IP核广泛地在其他系统中进行复用,具有很强的应用性和一定的创新性。
上传时间: 2013-07-10
上传用户:chuandalong
本文将高效数字调制方式QAM和软件无线电技术相结合,在大规模可编程逻辑器件FPGA上对16QAM算法实现。在当今频谱资源日趋紧缺的情况下有很大现实意义。 论文对16QAM软件实现的基础理论,带通采样理论、变速率数字信号处理相关抽取内插技术做了推导和分析;深入研究了软件无线电核心技术数字下变频原理和其实现结构;对CIC、半带等高效数字滤波器原理结构和性能作了研究;16QAM调制和解调系统设计采用自项向下设计思想;采用硬件描述语言VerilogHDL在EDA工具QuartusII环境下实现代码输入;对系统调试采用了算法仿真和在系统实测调试相结合方法。 论文首先对16QAM调制解调算法进行系统级仿真,并对实现的各模块的可行性仿真验证,在此基础上,完成了调制端16QAM信号的时钟分频模块、串并转换模块、星座映射、8倍零值内插、低通滤波以及FPGA和AD9857接口等模块;解调器主要完成带通采样、16倍CIC抽取滤波,升余弦滚降滤波,以及16QAM解码等模块,实现了16QAM调制器;给出了中频信号时域测试波形和频谱图。本系统在200KHz带宽下实现了512Kbps的高速数据数率传输。论文还对增强型数字锁相环EPLL的实现结构进行了研究和性能分析。
上传时间: 2013-07-10
上传用户:kennyplds