大整数乘法,C++环境下运行,可输入两个任意长的整数.
上传时间: 2016-03-10
上传用户:2467478207
对任意输入的一段英文,为每个字符编制其相应的赫夫曼编码;并利用该编码为任意输入的0、1序列进行解码.(1)初始化: 从终端读入一段英文字符,统计每个字符出现的频率,建立赫夫曼树,并将该树存入某文件;(2)编码: 利用建好的赫夫曼树对各字符进行编码,用列表的形式显示在屏幕上,并将编码结果存入另一文件中;(3)解码:利用保存的赫夫曼编码,对任意输入的0,1序列能正确解码。
上传时间: 2013-12-28
上传用户:小草123
用三块超声波模块组成一个等边三角形,以三角形的中心为坐标源点,可以测出空间中任意一点到坐标源点的距离及其在空间中的坐标,并通过12864LCD显示出来.
上传时间: 2013-12-14
上传用户:jkhjkh1982
三维有限元模型的任意剖切及其等值线与彩色云图生成的方法
上传时间: 2016-03-12
上传用户:a6697238
des加密解密的实现,能够加密任意文件,任意长度
上传时间: 2016-03-14
上传用户:xiaodu1124
SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作测试实验时不需要做硬件连接,可节省大量连线焊接时间,快速学习软硬件的运用。 4.CPLD/ FPGA 每一I/O Pin 皆有逻辑状态监视器,以便迅速了解每一引脚状态。 5.清楚标示每一管脚的脚位,易于观察和测量。 6.使用并口在开发系统下直接下载。 7.可在线将CPLD/ FPGA 程序到FLASH ROM,实验仪可独立运行,适合大学生EDA 电子竞赛。 8.可做8051 和CPLD/ FPGA 的组合电路实验。 9.适用于WINDOWS95/98/NT/2000/XP 操作系统。 10.数万门的现场可编程芯片让设计所思即所得。
上传时间: 2016-03-14
上传用户:671145514
可实现任意一位小数分频,在quartus II中仿真验证通过,输入端N为分频系数的十位数,X为分频系数的个位数.
上传时间: 2016-03-17
上传用户:xaijhqx
产生150+90hz波形,需接12位ad,每周期采4096个点
上传时间: 2014-01-17
上传用户:hjshhyy
verilog设计正弦波波形模块,可自己通过参数设置得到所需峰值的波形
上传时间: 2014-01-05
上传用户:zhliu007
verilog设计锯齿波波形模块,可以仿真编译,综合,非常有价值!
上传时间: 2016-03-20
上传用户:洛木卓