基于ARM 微控制器配置FPGA 的实现\r\n摘 要:介绍了基于ARM 内核的ATMEL AT91FR4081 微控制器以J TAG 的ISP 方式配置XILINX\r\nXC2S150PQ208 FPGA 的实现过程。这是一种灵活和经济的FPGA 的配置方法。介绍了ISP 和J TAG 的原\r\n理、系统实现的流程、硬件电路设计、J TAG 驱动算法的实现和配置时间的测试结果。
标签: XILINXFPGA ATMEL 4081 JTAG
上传时间: 2013-08-15
上传用户:gououo
提出了基于嵌入式技术CCD 采集系统的新方法,并以ARM微处理器和FPGA 芯片为核心设计了嵌入式CCD 采集系统,解决了传统采集方法中系统过于庞大和复杂的问题,具有结构简单、小型化和智能化的特点。试验结果表明,该系统实现了CCD 输出图像的高速采集和实时显示,数据采集速率达到5 MHz。
上传时间: 2013-08-15
上传用户:baitouyu
神经网络算法的FPGA实现,英文版,具有很强的实用价值
上传时间: 2013-08-15
上传用户:cc1
本文介绍一种以CPLD[1]为核心、以VHDL[2]为开发工具的时间控制器,该控制器不仅具有时间功能,而且具有定时器功能,能在00:00~23:59之间任意设定开启时间和关闭时间,其设置方便、灵活,广泛应用于路灯、广告灯箱、霓虹灯等处的定时控制。
上传时间: 2013-08-16
上传用户:chenjjer
针对嵌入式系统的底层网络接口给出了一种由FPGA实现的以太网控制器的设计方法.该控制器能支持10Mbps和100Mbps的传输速率以及半双工和全双工模式,同时可提供MII接口,可并通过外接以太网物理层(PHY)芯片来实现网络接入\r\n
上传时间: 2013-08-18
上传用户:青春给了作业95
FPGA神经网络设计(影印本),全英文,很有用
上传时间: 2013-08-20
上传用户:rologne
介绍如何用FPGA实现网络视频传输的设计论文,很有参考价值。
上传时间: 2013-08-22
上传用户:jisujeke
节点是网络系统的基本控制单元,论文提出了一种基于CPLD和多处理器结构的控制网络节点设计方案,它能够提高单节点并行处理能力,其模块化结构增强了节点的可靠性。
上传时间: 2013-08-31
上传用户:shanxiliuxu
ALLEGRO 约束规则设置步骤(以DDR 为例),同样为pdf格式方便大家下载使用
上传时间: 2013-09-03
上传用户:jx_wwq
Allegro中网络表的导入以及回编到Capture中的一些注意事项
上传时间: 2013-09-04
上传用户:hulee