虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

代码路径规划

  • 51单片机驱动步进电机(含电路图和C语言源程序代码)

    51单片机驱动步进电机(含电路图和源程序代码) 源程序:stepper.c stepper.hex /* * STEPPER.C * sweeping stepper's rotor cw and cww 400 steps * Copyright (c) 1999 by W.Sirichote */ #i nclude c:\mc5151io.h /* include i/o header file */ #i nclude c:\mc5151reg.h register unsigned char j,flag1,temp; register unsigned int cw_n,ccw_n; unsigned char step[8]={0x80,0xc0,0x40,0x60,0x20,0x30,0x10,0x90} #define n 400 /* flag1 mask byte 0x01 run cw() 0x02 run ccw() */

    标签: 51单片机 驱动 步进电机 C语言

    上传时间: 2013-11-09

    上传用户:钓鳌牧马

  • miniDSP Codec初始化方法及示例代码

    Texas instruments 推出的超低功耗miniDSP 音频Codec 集成了miniDSP 内核,可在耗电极低的工作状态下为电池供电的便携式产品提供高性能的语音及音乐处理能力。本文详细介绍了如何初始化miniDSP Codec 并提供了基于MCU 控制器的参考代码。

    标签: miniDSP Codec 初始化 代码

    上传时间: 2013-11-18

    上传用户:ainimao

  • C语言编写的最简单的FFT代码

    代码长度极短,执行效率很高,而且适用于所有不同的FFT算法。

    标签: FFT C语言 编写 代码

    上传时间: 2013-10-08

    上传用户:Pzj

  • ARM7_verilog代码

    关于ARM7的大部分功能的verilog代码,这个是我从hackchina资源网上下载到的.

    标签: verilog ARM 代码

    上传时间: 2013-12-16

    上传用户:18165383642

  • Verilog RTL代码新手上路教程

    通过学习本教程提供的各种RTL小型电路模块的代码并且观察电路的RTL结构和波形仿真的时序,可以快速的了解如何设计基本的电路组件

    标签: Verilog RTL 代码 教程

    上传时间: 2013-11-01

    上传用户:manlian

  • 频率扫描的VHDL完整代码

    大家好,刚刚参加电子发烧友论坛,分享给大家一个我以前做的一个频率扫描的VHDL代码,希望大家喜欢!!!

    标签: VHDL 频率扫描 代码

    上传时间: 2013-11-04

    上传用户:alan-ee

  • VHDL代码风格和常见的语法错误分析

    VHDL代码风格和常见的语法错误分析

    标签: VHDL 代码 错误

    上传时间: 2013-11-25

    上传用户:ca05991270

  • Altera器件的推荐代码风格

    01_Altera器件的推荐代码风格

    标签: Altera 器件 代码

    上传时间: 2013-11-06

    上传用户:huaidan

  • FIFO的verilog代码

    FIFO的verilog代码

    标签: verilog FIFO 代码

    上传时间: 2013-11-22

    上传用户:不懂夜的黑

  • 华为 FPGA设计高级技巧Xilinx篇

      随着HDL Hardware Description Language 硬件描述语言语言综合工具及其它相关工具的推广使广大设计工程师从以往烦琐的画原理图连线等工作解脱开来能够将工作重心转移到功能实现上极大地提高了工作效率任何事务都是一分为二的有利就有弊我们发现现在越来越多的工程师不关心自己的电路实现形式以为我只要将功能描述正确其它事情交给工具就行了在这种思想影响下工程师在用HDL语言描述电路时脑袋里没有任何电路概念或者非常模糊也不清楚自己写的代码综合出来之后是什么样子映射到芯片中又会是什么样子有没有充分利用到FPGA的一些特殊资源遇到问题立刻想到的是换速度更快容量更大的FPGA器件导致物料成本上升更为要命的是由于不了解器件结构更不了解与器件结构紧密相关的设计技巧过分依赖综合等工具工具不行自己也就束手无策导致问题迟迟不能解决从而严重影响开发周期导致开发成本急剧上升   目前我们的设计规模越来越庞大动辄上百万门几百万门的电路屡见不鲜同时我们所采用的器件工艺越来越先进已经步入深亚微米时代而在对待深亚微米的器件上我们的设计方法将不可避免地发生变化要更多地关注以前很少关注的线延时我相信ASIC设计以后也会如此此时如果我们不在设计方法设计技巧上有所提高是无法面对这些庞大的基于深亚微米技术的电路设计而且现在的竞争越来越激励从节约公司成本角度出 也要求我们尽可能在比较小的器件里完成比较多的功能   本文从澄清一些错误认识开始从FPGA器件结构出发以速度路径延时大小和面积资源占用率为主题描述在FPGA设计过程中应当注意的问题和可以采用的设计技巧本文对读者的技能基本要求是熟悉数字电路基本知识如加法器计数器RAM等熟悉基本的同步电路设计方法熟悉HDL语言对FPGA的结构有所了解对FPGA设计流程比较了解

    标签: Xilinx FPGA 华为 高级技巧

    上传时间: 2013-11-06

    上传用户:asdfasdfd