该二维码&条码识别LIB功能:1,支持QR二维码识别.2,支持CODE128,CODE39,I25,EAN13等四种编码方式的条码识别.3,支持UTF8-OEM转换输出(需要客户自己提供转换码表). 本LIB移植步骤: 1,实现atk_qrdecode.c里面的所有函数. 2,堆栈(Stack_Size)设置为0X1000或以上. 本LIB使用步骤: 1,调用atk_qr_init函数,初始化识别程序,返回值为ATK_QR_OK,则初始化成功.2,调用atk_qr_decode函数,给定参数,对图像进行识别.3,如果需要不停的识别,则重复第2个步骤即可.4,调用atk_qr_destroy函数,结束识别,释放所有内存.结束识别.文件截图:
上传时间: 2022-02-24
上传用户:
随着现在物流技术的成熟和目前知识型劳动力的发展,传统意义上的仓库管理与运输系统由于其库存统计复杂繁琐、运输效率低下等原因,已经渐渐不能适应时代的发展。本课题以学校实验室仓库为背景,设计一套基于QR二维码的自动化立体仓库管理与AGV运输系统,一方面解决目前实验室仓库管理的繁琐性和低效性;另一方面大大降低系统开发成本,使得该系统能为中小型立体仓库所使用。 本系统的研究内容主要包括二维码生成器、仓库管理系统以及AGV运输系统。二维码生成器主要用于仓库管理的前期准备工作,将需要入库的详细物品信息存储到二维码图片,依据QR码的结构特性和编码流程采用Qt5.3为开发软件,设计一套界面良好、方便录入和准确率高的二维码生成与打印系统;仓库管理系统是整个自动化立体仓库的核心控制系统,负责物品的盘点以及出入库调度操作。在对实验室仓库管理的功能需求深入分析的基础上,对系统进行整体架构设计并对各个关键模块和数据库进行详细设计,采用MySQL数据库以及Qt5.3为软件开发系统,对系统的功能进行实际实现;AGV运输系统是整个系统的执行结构,采用STC12C5410AD单片机为主控芯片,利用其AD采集、PWM信号发生模块和高速SPI接口,完成了主控板电路、PWM驱动器、无线通讯和工位检测模块的硬件设计,并利用keil开发调试工具,采用模块化的设计方式,完成AGV系统软件设计。 最后搭建整个系统的实验平台,在室内铺设模拟现场环境的导引路径,对各个模块单独测试的基础上进行系统整体联调。实验表明,二维码生成器准确率与纠错能力强,仓库管理系统基本信息管理、库存统计和出入库管理功能正常,AGV接收上位机调度指令自动循迹行走与定点停止,整个系统满足自动化立体仓库的出入库调度和监管要求,基于QR码的自动化管理与AGV运输系统对中小型自动化立体仓库的后续开发与应用有着重要的意义。
标签: AGV控制器
上传时间: 2022-05-28
上传用户:trh505
文档为MATLAB程序设计---二维图形绘制总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,,,
标签: MATLAB
上传时间: 2022-07-19
上传用户:
近年来,语音识别研究大部分集中在算法设计和改进等方面,而随着半导体技术的高速发展,集成电路规模的不断增大与各种研发技术水平的不断提高,新的硬件平台的推出,语音识别实现平台有了更多的选择。语音识别技术在与DSP、FPGA、ASIC等器件为平台的嵌入式系统结合后,逐渐向实用化、小型化方向发展。 本课题通过对现有各种语音特征参数与孤立词语音识别模型进行研究的基础上,重点探索基于动态时间规整算法的DTW模型在孤立词语音识别领域的应用,并结合基于FPGA的SOPC系统,在嵌入式平台上实现具有较好精度与速度的孤立词语音识别系统。 本系统整体设计基于DE2开发平台,采用基于Nios II的SOPC技术。采用这种解决方案的优点是实现了片上系统,减少了系统的物理体积和总体功耗;同时系统控制核心都在FPGA内部实现,可以极为方便地更新和升级系统,大大地提高了系统的通用性和可维护性。 此外,由于本系统需要大量的高速数据运算,在设计中作者充分利用了Cyclone II芯片的丰富的硬件乘法器,实现了语音信号的端点检测模块,FFT快速傅立叶变换模块,DCT离散余弦变换模块等硬件设计模块。为了提高系统的整体性能,作者充分利用了FPGA的高速并行的优势,以及配套开发环境中的Avalon总线自定义硬件外设,使系统处理数字信号的能力大大提高,其性能优于传统的微控制器和普通DSP芯片。 本论文主要包含了以下几个方面: (1)结合ALTERA CYCLONE II芯片的特点,确定了基于FPGA语音识别系统的总体设计,在此基础上进行了系统的软硬件的选择和设计。 (2)自主设计了纯硬件描述语言的驱动电路设计,完成了高速语音采集的工作,并且对存储数据芯片SRAM中的原始语音数据进行提取导入MATLAB平台测试数据的正确性。整个程序测试的方式对系统的模块测试起到重要的作用。 (3)完成高速定点256点的FFT模块的设计,此模块是系统成败的关键,实现高速实时的运算。 (4)结合SOPC的特性,设计了人机友好接口,如LCD显示屏的提示反馈信息等等,以及利用ALTERA提供的一些驱动接口设计完成用户定制的系统。 (5)进行了整体系统测试,系统可以较稳定地实现实时处理的目的,具有一定的市场潜在价值。
上传时间: 2013-05-23
上传用户:ABCD_ABCD
近年来,随着多媒体技术的迅猛发展,电子、计算机、通讯和娱乐之间的相互融合、渗透越来越多,而数字音频技术则是应用最为广泛的技术之一。MP3(MPEG-1 Audio LayerⅢ)编解码算法作为数字音频的解决方案,在便携式多媒体产品中得到了广泛流行。 在已有的便携式MP3系统实现方案中,低速处理器与专用硬件结合的SOC设计方案结合了硬件实现方式和软件实现方式的优点,具有成本低、升级容易、功能丰富等特点。IMDCT(反向改进离散余弦变换)是编解码算法中一个运算量大调用频率高的运算步骤,因此适于硬件实现,以降低处理器的开销和功耗,来提高整个系统的性能。 本文首先阐述了MP3音频编解码标准和流程,以及IMDCT常用的各种实现算法。在此基础上选择了适于硬件实现的递归循环实现方法,并在已有算法的基础上进行了改进,减小了所需硬件资源需求并保持了运算速度。接着提出了模块总体设计方案,结合算法进行了实现结构的优化,并在EDA环境下具体实现,用硬件描述语言设计、综合、仿真,且下载到Xilinx公司的VirtexⅡ系列xc2v1000FPGA器件中,在减小硬件资源的同时快速地实现了IMDCT,经验证功能正确。
上传时间: 2013-05-31
上传用户:Minly
本论文将在对MPEG-4解码中的几种关键技术的充分理解和算法分析的基础之上,结合FPGA的灵活性,采用VHDL语言对几种关键技术在应用层面上进行结构设计并仿真验证。 本文讨论了一种高吞吐量流水方式构建的MPEG-4可变长解码器的设计。在这种解码器中,我们采用了基于PLA的并行 解码算法,这种算法能够实现每个时钟解码一个码字。同时,为了提高解码的效率,降低操作的延迟,我们在设计中还引入了流水线操作方式、码表分割等技术,这些技术有利于并行操作的实现。 本论文的设计充分利用IDCT算法对称性,用高度的并行结构来加速处理,采用一维IDCT单元复用的方式来实现二维IDCT运算,并提出一种基于加法操作的结构来取代乘法操作,实现了一种高效二维逆DCT变换处理器。
上传时间: 2013-06-02
上传用户:MATAIYES
在信息化发展的当前,音视频等多媒体作为信息的载体,在社会生活的各个领域,起着越来越重要的作用。数字视频的海量性成为阻碍其应用的的瓶颈之一。在这种情况下,H.264作为新一代的视频压缩标准,以其高性能的压缩效率,成为备受关注的焦点和研究问题。H.264通过运动估计/运动补偿(MP/MC)消除视频时间冗余,对差值图像进行离散余弦变换(DCT)消除空间冗余,对量化后的系数进行可变长编码(VLC)消除统计冗余,获得了极高的压缩效率。随着嵌入式处理器性能的逐渐提升和3G网络即将商用的推动,H.264以其优秀的压缩性能,无论是无线信道传输方面,还是存储容量有限的嵌入式设备都具有广阔的应用前景。 但H.264在提升压缩性能的同时付出的代价是算法复杂度的成倍增加,实际应用中人们对视频解码的实时性要求严格,已出现的对应算法代码多基于PC通用处理器实现,而嵌入式设备的主频和处理能力仍然相对有限,存储容量相对较小,总线速率相对偏低,因此必须对标准对应算法进行优化移植,才能满足实际应用的需求。 本文在对H.264标准及其新特性进行详细介绍后,重点研究了在解码端如何针对解码耗时较多的模块进行改进,然后将算法移植到ARM平台,并针对平台特点作出相应优化,最后完成解码图象显示,并给出了测试结果。本文主要完成的工作如下: 详细分析了H.264的参考软件JM中解码流程,并利用测试工具分析了各模块耗时,针对耗时较多的模块如插值运算及去块滤波模块,提出了对应的改进算法并在H.264的参考软件JM86上进行了实现,PC测试实验证明了算法改进的优越性和运算优化的可行性。最后针对ARM平台,在对程序结构和对应代码进行优化之后,将其移植到WINCE系统之下,同时给出了WINCE平台解码后图象加速显示方法,并对最终测试结果与性能做出了评价。
上传时间: 2013-06-04
上传用户:shijiang
论文通过分析国内外数字水印的发展现状,针对目前市场上假冒伪劣商品泛滥的实际问题,介绍了一种基于ARM9(S3C2410X)的数字水印商标检测仪的设计。 为了选择鲁棒性好的数字水印提取算法,论文介绍了用MATLAB对离散余弦变换、小波变换和基于主要特征方向向量的DCT和DWT相结合的算法的仿真过程,包括三种检测算法在无噪声且无攻击、有噪声、滤波以及RST攻击(旋转、放缩、平移)等情况。通过仿真结果的对比,最后选择了基于主要特征方向向量的DCT和DWT相结合的算法作为商标检测仪数字水印的提取算法。 在商标检测仪的软硬件实现过程中,论文首先介绍了检测仪的硬件设计,包括ARM9处理芯片及其外围扩展电路,采集设备,人机接口等部分。然后研究了基于ARM9的关于Bootload启动代码的引导以及Linux操作系统的移植,并建立了嵌入式交叉编译环境,为检测仪的设计和研究构建了一个良好的平台。在软件设计方面,主要介绍了用C语言实现基于主要特征方向向量的DCT和DWT相结合的算法,其中包括小波变换、离散余弦变换、Zigzag排列和相关检测程序等,另外,论文还对数字水印商标检测仪的图像采集、人机交互、终端显示等程序的设计方法进行了论述。
上传时间: 2013-07-02
上传用户:tdyoung
ISO和ITU-T制定的一系列视频编码国际标准的推出,开创了视频通信和存储应用的新纪元。从H.261视频编码建议,到H.262/3、MPEG-1/2/4等都有一个共同的不断追求的目标,即在尽可能低的码率(或存储容量)下获得尽可能好的图像质量。 本课题的研究建立在目前主流的压缩算法的基础上,综合出各种标准中实现途径的共性和优势,将算法的主体移植于FPGA(FieldProgrammableGateArray)平台上。凭借该种类嵌入式系统配置灵活、资源丰富的特点,建立一个可重构的内核处理模块。进一步的完善算法(运算速度、精度)和外围系统后,就可作为专用视频压缩编码器进行门级电路设计的原型,构建一个片上可编程的独立系统。 编码器设计有良好的应用前景,通过使用离散余弦变换和熵编码,对运动图像从空间上进行压缩编码,使得编码后的数据流适合于传输、通信、存储和编辑等方面的要求。同时,系统的设计将解码的工作量大幅度降低,功能模块在作适当的改动后可为解码器的参考设计使用。 研究所涉及的各功能模块都进行了系统性的仿真和综合,满足工程样机的前期研发需要。
上传时间: 2013-04-24
上传用户:xiangwuy
近年来,随着多媒体技术的迅猛发展,电子、计算机、通讯和娱乐之间的相互融合、渗透越来越多,而数字音频技术则是应用最为广泛的技术之一。MP3(MPEG-1 Audio LayerⅢ)编解码算法作为数字音频的解决方案,在便携式多媒体产品中得到了广泛流行。 在已有的便携式MP3系统实现方案中,低速处理器与专用硬件结合的SOC设计方案结合了硬件实现方式和软件实现方式的优点,具有成本低、升级容易、功能丰富等特点。IMDCT(反向改进离散余弦变换)是编解码算法中一个运算量大调用频率高的运算步骤,因此适于硬件实现,以降低处理器的开销和功耗,来提高整个系统的性能。 本文首先阐述了MP3音频编解码标准和流程,以及IMDCT常用的各种实现算法。在此基础上选择了适于硬件实现的递归循环实现方法,并在已有算法的基础上进行了改进,减小了所需硬件资源需求并保持了运算速度。接着提出了模块总体设计方案,结合算法进行了实现结构的优化,并在EDA环境下具体实现,用硬件描述语言设计、综合、仿真,且下载到Xilinx公司的VirtexⅡ系列xc2v1000FPGA器件中,在减小硬件资源的同时快速地实现了IMDCT,经验证功能正确。
上传时间: 2013-06-11
上传用户:亮剑2210