虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

二次<b>雷达</b>

  • 康耐得C2000 IO模块-Modbus RTU二次开发

    康耐得C2000 IO模块-Modbus RTU二次开发

    标签: Modbus C2000 RTU IO模块 二次开发

    上传时间: 2017-09-08

    上传用户:xyl0xp

  • 康耐得C2000 IO模块-Modbus TCP二次开发

    康耐得C2000 IO模块-Modbus TCP二次开发170413

    标签: Modbus C2000 TCP IO模块 二次开发

    上传时间: 2017-09-08

    上传用户:xyl0xp

  • 用VB对SolidWorks进行二次开发的方法

    本文档是关于用VB对SolidWorks进行二次开发的方法教程

    标签: SolidWorks 二次开发

    上传时间: 2018-03-13

    上传用户:Trouble12138

  • arcgis二次开发实现出图

    arcgis二次开发,实现pagelayerout出图功能和其它基础功能。

    标签: arcgis 二次开发

    上传时间: 2018-11-24

    上传用户:panlirong

  • 二次纳流电喷雾电离耦合超高分辨质_省略_测人体呼出气中相对高分子量化合物

    二次纳流电喷雾电离耦合超高分辨质_省略_测人体呼出气中相对高分子量化合物  国内质谱测试文献

    标签: 电离 分辨 化合物 耦合 高分子

    上传时间: 2019-07-14

    上传用户:chen_ying993

  • MAT261质谱计二次电子倍增器歧视效应研究和计数

    MAT261质谱计二次电子倍增器歧视效应研究和计数

    标签: MAT 261 质谱 电子 倍增器 效应

    上传时间: 2019-07-14

    上传用户:chen_ying993

  • mqdf修正二次判别方程

    mqdf修正二次判别方程论文文档介绍,可以有助于更深理解mqdf

    标签: mqdf 判别 方程

    上传时间: 2021-01-27

    上传用户:

  • 国家电网2021年二次配网设备goose通讯技术详解

    国家电网2021年二次配网设备goose通讯技术详解:  12千伏一二次融合柱上断路器及配电自动化终端(DTU)标准化设计方案(2021版)

    标签: 国家电网 配网设备 goose通讯

    上传时间: 2021-10-18

    上传用户:jiabin

  • c语言版的多项式曲线拟合。 用最小二乘法进行曲线拟合. 用p-1 次多项式进行拟合

    c语言版的多项式曲线拟合。 用最小二乘法进行曲线拟合. 用p-1 次多项式进行拟合,p<= 10 x,y 的第0个域x[0],y[0],没有用,有效数据从x[1],y[1] 开始 nNodeNum,有效数据节点的个数。 b,为输出的多项式系数,b[i] 为b[i-1]次项。b[0],没有用。 b,有10个元素ok。

    标签: 多项式 曲线拟合 c语言 最小二乘法

    上传时间: 2014-01-12

    上传用户:变形金刚

  • 基于FPGA的雷达信号侦察数字接收机

    随着信号处理技术的进步和电子技术的发展,雷达信号侦察接收机逐渐从模拟体制向数字体制转变。软件无线电概念的提出,促使雷达侦察接收机朝大带宽、全截获方向发展,现有的串行信号处理体制已经很难满足系统要求。FPGA器件的出现,为实现宽带雷达信号侦察数字接收机提供了硬件支持。 本文结合FPGA芯片特点,在前人研究基础上,从算法和硬件实现两方面,对雷达信号侦察数字接收机若干关键技术进行了研究和创新,主要研究内容包括以下几个方面。 1)给出了基于QuartusII/Matlab和ISE/ModelSim/Matlab的两种FPGA设计联合仿真技术。这种联合仿真技术,大大提高了基于FPGA的雷达信号侦察数字接收机的设计效率。 2)给出了一种基于FFT/IFFT的宽带数字正交变换算法,并将该算法在FPGA中进行了硬件实现,设计可对600MHz带宽内的输入信号进行实时正交变换。 3)提出了一种全并行结构FFT的FPGA实现方案,并将其在FPGA芯片中进行了硬件实现,设计能够在一个时钟周期内完成32点并行FFT运算,满足了数字信道化接收机对数据处理速度的要求。 4)提出了一种自相关信号检测FPGA实现方案,通过改变FIFO长度改变自相关运算点数,实现了弱信号检测。提出通过二次门限处理来消除检测脉冲中的毛刺和凹陷,降低了虚警概率,提高了检测结果的可靠性。 5)在单通道自相关信号检测算法基础上,提出采用三路并行检测,每路采用不同的相关点数和检测门限,再综合考虑三路检测结果,得到最终检测结果。给出了算法FPGA实现过程,并对设计进行了联合时序仿真,提高了检测性能。 6)给出了一种利用FFT变换后的两根最大谱线进行插值的快速高精度频率估计方法,并将该算法在FPGA硬件中进行了实现。通过利用FFT运算后的实/虚部最大值进行插值,降低了硬件资源消耗、缩短了运算延迟。 7)结合4)、5)、6)中的研究成果,完成了对雷达脉冲信号到达时间、终止时间、脉冲宽度和脉冲频率的估计,最终在一块FPGA芯片内实现了一个精简的雷达信号侦察数字接收机,并在微波暗室中进行了测试。

    标签: FPGA 雷达信号 数字接收机

    上传时间: 2013-06-13

    上传用户:Divine