设计一个能进行时、分、秒计时的十二小时制或二十四小时制的数字钟,并具有定时与闹钟功能,能在设定的时间发出闹铃音,能非常方便地对小时、分钟和秒进行手动调节以校准时间,每逢整点,产生报时音报时。 实验平台: 1. 一台PC机; 2. MAX+PLUSII10.1。 Verilog HDL语言实现,还有完整的实验报告
上传时间: 2013-12-09
上传用户:hphh
有实验结果,用MOSIN6编写的,是Verilog HDL语言实现的. 练习三 利用条件语句实现计数分频时序电路 实验目的: 1. 掌握条件语句在简单时序模块设计中的使用; 2. 学习在Verilog模块中应用计数器; 3. 学习测试模块的编写、综合和不同层次的仿真。 练习四 阻塞赋值与非阻塞赋值的区别 实验目的: 1. 通过实验,掌握阻塞赋值与非阻塞赋值的概念和区别; 2. 了解阻塞赋值与非阻塞赋值的不同使用场合; 3. 学习测试模块的编写、综合和不同层次的仿真。
上传时间: 2016-11-19
上传用户:mhp0114
华为公司5100IP-DSLAM业务与5200、3526、8850对接网管配置指导书-20020606-B
标签: 20020606 IP-DSLAM 5100 3526
上传时间: 2013-12-11
上传用户:jkhjkh1982
可以对输入时钟任意分频(整数或小数),带Quartus II 完整项目文件.
上传时间: 2016-11-20
上传用户:妄想演绎师
此程序为利用mage8 AVR 和EM4094实现读取TYPE B类型卡的C程序、读卡稳定、这个项目我们做了好久、非常不错的程序、很适合做这方面产品的朋友们参考
上传时间: 2016-11-20
上传用户:watch100
matlab 闭曲线B样条的拟合,算例可直接使用,使用时只需要修改nq文件或者aline文件中的u1即可,也可定义u1后直接run aline
标签: matlab
上传时间: 2016-11-20
上传用户:it男一枚
这是matlabR14版本的正交频分复用的仿真程序
上传时间: 2013-12-05
上传用户:362279997
计算输入公式 字符转换器 例如(A+B)*c的值等
上传时间: 2014-01-11
上传用户:515414293
JSP中文网新闻发布系统是由jsp中文网为了方便管理自己的相关技术文章而编写的b/s模式的集新闻发布、管理与一体的新闻发布系统。有许多其他新闻发布系统不存在的优点:例如,新闻可以发布多个图片的新闻,并且可以很好的排版页面显示的格式;每一篇新闻都可以有自己的关键字来描述,说明该新闻的主要内容,并且可以关联该新闻内容相似的新闻,新闻还可以无限分类。让您可以在一个新闻系统中管理你所有的新闻。
上传时间: 2016-11-21
上传用户:dengzb84
fredivn.vhd 偶数分频 fredivn1.vhd 奇数分频 frediv16.vhd 16分频 PULSE.vhd 数控分频器
上传时间: 2016-11-21
上传用户:zl5712176