乘法器

共 490 篇文章
乘法器 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 490 篇文章,持续更新中。

基于改进4-2压缩结构的32位浮点乘法器设计

· 摘要:  本文介绍一种用于高性能DSP的32位浮点乘法器设计,通过采用改进Booth编码的树状4-2压缩器结构,提高了速度,降低了功耗,该乘法器结构规则且适合于VLSI实现,单个周期内完成一次24位整数乘或者32位浮点乘.整个设计采用Verilog HDL语言结构级描述,用0.25um单元库进行逻辑综合.完成一次乘法运算时间为24.30ns.  

基于DSP的嵌入式数采系统滤波算法设计与实现

· 摘要:  DSP由于其本身具有并行的硬件乘法器、流水结构以及快速的片内存储器等资源,其技术已广泛地应用于噪声及振动的各个领域.本文研究DSP中有限冲击响应(FIR)滤波器的原理并结合基于TM320C5416开发的采集板,介绍了FIR滤波器设计及DSP中FIR滤波器的实现方法.并给出了基于TM320C5416相应的实现框图及程序.该原理已应用于嵌入式网络化数据采集系统中,效果

32位DSP乘法器分析与设计

·32位DSP乘法器分析与设计

IIR数字滤波器设计及DSP实现

· 摘要:  数字信号处理(DSP)具有并行的硬件乘法器、流水线结构以及快速的片内存储器等资源,其技术广泛地应用于数字信号处理的各个领域.介绍了IIR数字滤波器的原理,利用MATLAB软件生成滤波器的输入数据和系数,进行相应的数据压缩处理,并生成仿真波形,最后给出了用DSP语言实现IIR数字滤波器的仿真结果,同时对仿真结果进行了分析、比较,确保了输出波形的精确度. &

软件无线电中正交数字混频器的设计与硬件实现

·摘要:  由于DSP处理器等硬件水平的限制,目前的软件无线电实现方案大多采用数字上、下变频技术[1].正交数字混频是数字下变频器的首要任务.本文用EDA方法设计一个正交数字混频器,包括数控本振(NCO)和数字乘法器两部分.设计过程用到Altera的参数化模型库(LPM),并用MAX+PLUSII软件进行模拟仿真,最后在可编程器件FLEX10K上实现.  

FPGA在数字信号处理中的应用与研究

数字信号处理是信息科学中近几十年来发展最为迅速的学科之一.目前,数字信号处理广泛应用于通信、雷达、声纳、语音与图像处理等领域.而数字信号处理算法的硬件实现一般来讲有三种方式:用于通用目的的可编程DSP芯片;用于特定目的的固定功能DSP芯片组和ASIC;可以由用户编程的FPGA芯片.随着微电子技术的发展,采用现场可编程门阵列FPGA进行数字信号处理得到了飞速发展,FPGA正在越来越多地代替ASIC和

低功耗高速乘法器

改进型booth华莱士树的低功耗、高速并行乘法器的设计

基于FPGA乘法器设计

本文档比较详细的讲解了基于fpga的乘法器的设计

FPGA设计流程

FPGA中各个部件的功能 • I/O单元,用于引入外部管脚的数字信号 • PLL,用于倍频、分频和移相 • 专用乘法器,预先设计好的乘法器 • Memory Block,用于实现各种存储器(RAM,ROM,FIFO) • 逻辑阵列,用于实现组合逻辑和触发器 • 布线通道,用于互连上述各种单元 • 全局时钟网络,用于传输时钟信号

FIR数字滤波器的FPGA实现技术研究

由于成本、系统功耗和面市时间等原因,许多通讯、视频和图像系统已无法简单地用现有DSP处理器来实现,现场可编程门阵列(FPGA)尤其适合于乘法和累加(MAC)等重复性的DSP任务。并且,由于在性能、成本、灵活性和功耗等方面的优势,基于FPGA的信号处理器已广泛应用于各种信号处理领域。FPGA提供了极强的灵活性,可让设计者开发出满足多种标准的产品。FPGA所固有的灵活性和性能也可让设计者紧跟新标准的变

DSP芯片的基本结构和特征

可编程DSP芯片是一种具有特殊结构的微处理器,为了达到快速进行数字信号处理的目的,DSP芯片一般都具有程序和数据分开的总线结构、流水线操作功能、单周期完成乘法的硬件乘法器以及一套适合数字信号处理的指令

CDMA通信系统中盲多用户检测算法

多用户检测是第三代移动通信的关键技术之一。传统的检测方式是把多址干扰(MAI)当作噪声来处理,不能充分的利用多用户的信息,从而降低了通信质量和系统容量;而多用户检测是把多址干扰作为有效信息来处理,并能有效地克服远近效应(Near-Far Effect),提高系统容量。然而频繁的发送训练序列严重制约了多用户检测技术的实时性和实用性;由于盲多用户检测只需利用期望用户的信息就可以进行检测,它有着更加广阔

基于FPGA的有限域乘法算法的分析和比较

介绍椭圆曲线密码系统和超椭圆曲线密码系统中的乘法模块,在现有的3种乘法算法基础上,设计乘法的硬件框图,并用VHDL语言加以实现,同时对其实现速度和芯片面积进行比较。实验结果表明,在4个不同乘法器的实现

模拟乘法器AD834的原理与应用

模拟乘法器AD834的原理与应用,值得学习的一篇文章

纹理映射算法研究与FPGA实现

纹理映射在计算机图形计算中属于光栅化阶段,处理的是像素,主要的特点是数据的吞吐量大,对实时系统来说转换的速度是一个关键的因素,人们寻求各种加速算法来提高运算速度。传统的方法是用更快的处理器,并行算法或专用硬件。随着数字技术的发展,尤其是可编程逻辑门阵列(FPGAs)的发展,提供了一种新的加速方法。FPGAs在密度和性能上都有突破性的发展,当前的FPGA芯片已经能够运算各种图形算法,而在速度上与专用

软件无线电中数字下变频技术研究

软件无线电(SDR,Software Defined Radio)由于具备传统无线电技术无可比拟的优越性,已成为业界公认的现代无线电通信技术的发展方向。理想的软件无线电系统强调体系结构的开放性和可编程性,减少灵活性著的硬件电路,把数字化处理(ADC和DAC)尽可能靠近天线,通过软件的更新改变硬件的配置、结构和功能。目前,直接对射频(RF)进行采样的技术尚未实现普及的产品化,而用数字变频器在中频进行

几何变换系统的硬件研究与FPGA实现

近年来,计算机图形学应用越来越广泛,尤其是三维(3D)绘图。3D绘图使用3D模型和各种影像处理产生具有三维空间真实感的影像,应用于虚拟真实情况以及多媒体的产品上,且多半是使用低成本的实时3D计算机绘图技术为基础。在初期,所有关于图形的计算都是由图形处理单元(GPU,Graphic Processing Unit)来完成了,但是随着3D图形学的发展,计算量越来越大,若所有计算工作仍然都由GPU来达成

基于DDS技术提高频谱仪的频率分辨率

将新器件应用于传统仪器是改善其性能的重要手段之一。本设计采用DDS 芯片产生数<BR>字扫频本振信号,集成模拟乘法器实现外差式混频,晶体滤波器完成中频滤波,集成化真有效值转换芯片完成频谱分量的有效值转

基于FPGA的数据采集与处理技术的研究

目前,数字信号处理广泛应用于通信、雷达、声纳、语音与图像处理等领域,信号处理算法理论己趋于成熟,但其具体硬件实现方法却值得探讨。FPGA是近年来广泛应用的超大规模、超高速的可编程逻辑器件,由于其具有高集成度、高速、可编程等优点,大大推动了数字系统设计的单片化、自动化,缩短了单片数字系统的设计周期、提高了设计的灵活性和可靠性,在超高速信号处理和实时测控方面有非常广泛的应用。本文对FPGA的数据采集与

模拟集成电子电路(上)

集成运放的应用,集成功率放大电路,正弦波振荡器,集成模拟乘法器,调制和解调电路等内容