代码搜索:Comp

找到约 10,000 项符合「Comp」的源代码

代码结果 10,000
www.eeworm.com/read/17600/740570

bin comp.bin

www.eeworm.com/read/17769/758314

vhd comp.vhd

--4.14 函数(Function) --下面用一个具体的例子来说明函数的编写和调用方法, --请读者注意其所在VHDL程序中的位置,并与前面介绍的 --语法规范对照阅读,则更容易记忆。 library ieee; use ieee.std_logic_1164.all; entity comp is port( A : in std_logic_vec
www.eeworm.com/read/17935/767529

v comp.v

`timescale 1ns / 1ps //////////////////////////////////////////////////////////////////////////////// // Company: // Engineer: // // Create Date: 11:14:35 05/23/07 // Design Name: // Mo
www.eeworm.com/read/17935/767536

v comp.v

`timescale 1ns / 1ps //////////////////////////////////////////////////////////////////////////////// // Company: // Engineer: // // Create Date: 11:14:35 05/23/07 // Design Name: // Mo
www.eeworm.com/read/17935/767544

bin comp.bin

www.eeworm.com/read/17970/768284

vhd comp.vhd

--4.14 函数(Function) --下面用一个具体的例子来说明函数的编写和调用方法, --请读者注意其所在VHDL程序中的位置,并与前面介绍的 --语法规范对照阅读,则更容易记忆。 library ieee; use ieee.std_logic_1164.all; entity comp is port( A : in std_logic_vec
www.eeworm.com/read/18588/795476

wlf comp.wlf

www.eeworm.com/read/29426/1015658

v comp.v

`timescale 1ns/10ps `define raw_bits 0 module comp(a1,a2,min,max); input [`raw_bits+3:0] a1,a2; output [`raw_bits+3:0] min,max; wire [`raw_bits+3:0] min,max; wire a1_bigger_than_a2=(a
www.eeworm.com/read/35012/1051333

o comp.o

www.eeworm.com/read/35012/1051361

h comp.h

//***************************************************************************** // // comp.h - Prototypes for the analog comparator driver. // // Copyright (c) 2005-2009 Luminary Micro, Inc. All