搜索结果

找到约 125 项符合 maxplus 的查询结果

其他 2dpsk,maxplus软件,包含连接原理图各个模块程序代码,可运行,管脚已经封装,可直接下载到FPGA芯片

2dpsk,maxplus软件,包含连接原理图\各个模块程序代码,可运行,管脚已经封装,可直接下载到FPGA芯片
https://www.eeworm.com/dl/534/481426.html
下载: 91
查看: 1202

VHDL/FPGA/Verilog 一个FIR低通滤波器,最小阻带衰减-30db,带内波动小于1db.用MAXPLUS2设计与仿真。

一个FIR低通滤波器,最小阻带衰减-30db,带内波动小于1db.用MAXPLUS2设计与仿真。
https://www.eeworm.com/dl/663/131259.html
下载: 163
查看: 1083

其他书籍 大家好没办法还是那句话 我现在用maxplus2有高手跟我联系请上qq94229631 手机13788910703上海的我姓曹

大家好没办法还是那句话 我现在用maxplus2有高手跟我联系请上qq94229631 手机13788910703上海的我姓曹
https://www.eeworm.com/dl/542/137849.html
下载: 167
查看: 1050

单片机开发 4位数值比较器MC14585B.能够将两个输入信号比较的各种情况送到输出端口上.本程序基于VHDL语言,开发环境是MAXPLUS2

4位数值比较器MC14585B.能够将两个输入信号比较的各种情况送到输出端口上.本程序基于VHDL语言,开发环境是MAXPLUS2
https://www.eeworm.com/dl/648/269086.html
下载: 28
查看: 1340

VHDL/FPGA/Verilog 用vhdl实现一个fir滤波器 设计要求: 1.最小阻带衰减-30db。 2.带内波动小于1db. 3.用MATLIB与MAXPLUS2联合设计与仿真

用vhdl实现一个fir滤波器 设计要求: 1.最小阻带衰减-30db。 2.带内波动小于1db. 3.用MATLIB与MAXPLUS2联合设计与仿真
https://www.eeworm.com/dl/663/147654.html
下载: 104
查看: 1212

VHDL/FPGA/Verilog 用VHDL语言编写

用VHDL语言编写,在MAXPLUS2下调试通过
https://www.eeworm.com/dl/663/108782.html
下载: 107
查看: 1071

VHDL/FPGA/Verilog 3层电梯的控制

3层电梯的控制,利用vhdl写的。运行于maxplus
https://www.eeworm.com/dl/663/202599.html
下载: 161
查看: 1064

VHDL/FPGA/Verilog 一个初学者写的时钟程序

一个初学者写的时钟程序,VHDL语言,MAXPLUS环境。
https://www.eeworm.com/dl/663/273224.html
下载: 131
查看: 1038

软件工程 CPLD/FPGA实用手册

CPLD/FPGA实用手册,新手最爱,MAXplus的包教包会
https://www.eeworm.com/dl/540/304412.html
下载: 182
查看: 1038

微处理器开发 非常好的原代码

非常好的原代码,利用cpld控制0809采样,利用maxplus平台开发
https://www.eeworm.com/dl/655/256179.html
下载: 78
查看: 1074