搜索结果

找到约 10,000 项符合 fpga uart 的查询结果

按分类筛选

显示更多分类

可编程逻辑 基于FPGA的光纤通信系统中帧同步头检测设计

 为实现设备中存在的低速数据光纤通信的同步复接/ 分接,提出一种基于FPGA 的帧同步头信号提取检测方案,其中帧头由7 位巴克码1110010 组成,在数据的接收端首先从复接数据中提取时钟信号,进而检测帧同步信号,为数字分接提供起始信号,以实现数据的同步分接。实验表明,此方案成功地在光纤通信系统的接收端检测到帧同步信号,从 ...
https://www.eeworm.com/dl/kbcluoji/40306.html
下载: 180
查看: 1110

可编程逻辑 一种混沌伪随机序列发生器的FPGA实现

随着混沌理论应用于产生伪随机序列的发展,用现场可编程逻辑门阵列实现了基于TD—ERCS混沌的伪随机序列发生器.为了便于硬件实现并减少硬件占用资源.对原算法(即基于TD—ERCS构造伪随机序列发生器的算法)进行了适当改进,密钥空间缩减到2⋯.设计采用双精度浮点运算,选用Cyclone系列的EPIC20F400芯片。完成了CPRSG的 ...
https://www.eeworm.com/dl/kbcluoji/40309.html
下载: 185
查看: 1107

可编程逻辑 基于FPGA的新型高性能永磁同步电机驱动系统设计

为了研制高性能的全数字永磁同步电机驱动系统,本文提出了一种基于FPGA的单芯片驱动控制方案。它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。经过仿真和实验表明,系统具有良好的稳定 ...
https://www.eeworm.com/dl/kbcluoji/40321.html
下载: 47
查看: 1104

可编程逻辑 基于FPGA的数字三相锁相环的优化设计

数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
https://www.eeworm.com/dl/kbcluoji/40355.html
下载: 95
查看: 1102

接口技术 基于DSP与FPGA的ARINC429总线接口卡设计

设计了一种基于DSP和FPGA的ARINC429总线接口卡。该设计使用PLX公司的PCI9052和HARRIS公司的HS3282作为专用协议芯片,TI公司的TMS320F2812作为嵌入式CPU,Altera公司的FPGA芯片EP1C12来进行逻辑控制、时序控制,实现了ARINC429总线接口卡的电路设计。本接口卡数据收发过程由卡上的DSP控制,无需占用计算机资源,具有高速、可 ...
https://www.eeworm.com/dl/511/42277.html
下载: 146
查看: 1071

VHDL/FPGA/Verilog 基于FPGA设计ADC0809采样控制器原代码

基于FPGA设计ADC0809采样控制器原代码
https://www.eeworm.com/dl/663/128342.html
下载: 30
查看: 1155

其他 基于FPGA的16点FFT快速傅立叶变换的Verilog源代码。

基于FPGA的16点FFT快速傅立叶变换的Verilog源代码。
https://www.eeworm.com/dl/534/136316.html
下载: 94
查看: 1610

VHDL/FPGA/Verilog 基于CPLD-FPGA的半整数分频器的设计

基于CPLD-FPGA的半整数分频器的设计,用于设计EDA
https://www.eeworm.com/dl/663/138840.html
下载: 180
查看: 1125

VHDL/FPGA/Verilog 基于fpga的逻辑分析仪可显示八路波形

基于fpga的逻辑分析仪可显示八路波形,实时分析八路波形
https://www.eeworm.com/dl/663/140820.html
下载: 29
查看: 1065

文件格式 ALTERA器件选型手册 对初学者学习FPGA比较有用

ALTERA器件选型手册 对初学者学习FPGA比较有用
https://www.eeworm.com/dl/639/146937.html
下载: 173
查看: 1123