搜索结果

找到约 10,000 项符合 fpga uart 的查询结果

按分类筛选

显示更多分类

教程资料 基于FPGA部分动态可重构的信号解调系统的实现

    针对调制样式在不同环境下的变化,采用了FPGA部分动态可重构的新方法,通过对不同调制样式信号的解调模块的动态加载,来实现了不同环境下针对不同调制样式的解调。这种方式比传统的设计方式具有更高的灵活性、可扩展性,并减低了成本和功耗。该设计方案同时也介绍了FPGA部分动态可重构的概念和特点,可 ...
https://www.eeworm.com/dl/fpga/doc/32509.html
下载: 156
查看: 1206

教程资料 用VerilogHDL实现基于FPGA的通用分频器的设计

用VerilogHDL实现基于FPGA的通用分频器的设计
https://www.eeworm.com/dl/fpga/doc/32545.html
下载: 64
查看: 1088

教程资料 赛灵思如何让7系列FPGA的功耗减半

赛灵思采用专为 FPGA 定制的芯片制造工艺和创新型统一架构,让 7 系列 FPGA 的功耗较前一代器件降低一半以上。
https://www.eeworm.com/dl/fpga/doc/32557.html
下载: 27
查看: 1125

教程资料 降低赛灵思28nm 7系列FPGA的功耗

本白皮书介绍了有关赛灵思 28 nm 7 系列 FPGA 功耗的几个方面,其中包括台积电 28nm高介电层金属闸 (HKMG) 高性能低功耗(28nm HPL 或 28 HPL)工艺的选择。
https://www.eeworm.com/dl/fpga/doc/32559.html
下载: 199
查看: 1132

教程资料 堆叠与载入赛灵思打造令人惊叹的FPGA

堆叠与载入赛灵思打造令人惊叹的FPGA
https://www.eeworm.com/dl/fpga/doc/32563.html
下载: 27
查看: 1096

教程资料 WP151 - Xilinx FPGA的System ACE配置解决方案

Design techniques for electronic systems areconstantly changing. In industries at the heart of thedigital revolution, this change is especially acute.Functional integration, dramatic increases incomplexity, new standards and protocols, costconstraints, and increased time-to-market pressureshave bo ...
https://www.eeworm.com/dl/fpga/doc/32581.html
下载: 26
查看: 1098

教程资料 XAPP098 - Spartan FPGA低成本、高效率串行配置

This application note shows how to achieve low-cost, efficient serial configuration for Spartan FPGA designs. The approachrecommended here takes advantage of unused resources in a design, thereby reducing the cost, part count, memory size,and board space associated with the serial configuration ci ...
https://www.eeworm.com/dl/fpga/doc/32590.html
下载: 45
查看: 1106

教程资料 HDLC协议RS485总线控制器的FPGA实现

介绍了HDLC协议RS485总线控制器的FPGA实现
https://www.eeworm.com/dl/fpga/doc/32598.html
下载: 191
查看: 1175

教程资料 ETL-002 Altera Cyclone III系列FPGA开发板简介

ETL-002 FPGA开发板是以Altera公司的最新系列Cyclone III中的3C10为主芯片,并提供了极为丰富的芯片外围接口资源以及下载线,数据线以及资料光盘等。除了这些硬件外,我们还提供了十多个接口实验,并公开了电路原理图和实验的Verilog源代码,以便于大家对照学习,并可以在该开发板上进行二次开发。 ...
https://www.eeworm.com/dl/fpga/doc/32640.html
下载: 24
查看: 1111

教程资料 基于FPGA的恒温晶振频率校准系统的设计

为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进 ...
https://www.eeworm.com/dl/fpga/doc/32654.html
下载: 134
查看: 1112