搜索结果
找到约 399 项符合
bcd 的查询结果
按分类筛选
- 全部分类
- 技术资料 (123)
- 单片机开发 (64)
- 汇编语言 (44)
- VHDL/FPGA/Verilog (41)
- 单片机编程 (21)
- 嵌入式/单片机编程 (13)
- 其他 (11)
- 其他 (9)
- VIP专区 (8)
- 数学计算 (5)
- 手册 (4)
- 其他嵌入式/单片机内容 (4)
- 并行计算 (4)
- 经验 (3)
- 其他书籍 (3)
- 源码 (2)
- 电源技术 (2)
- 数值算法/人工智能 (2)
- 资料/手册 (2)
- 文件格式 (2)
- 文章/文档 (2)
- 微处理器开发 (2)
- BREW编程 (2)
- 其他行业 (2)
- 应用设计 (1)
- 电子大赛 (1)
- 设计相关 (1)
- 学术论文 (1)
- DSP编程 (1)
- 加密解密 (1)
- 驱动程序 (1)
- 其他文档 (1)
- 技术教程 (1)
- 单片机相关 (1)
- 通信网络 (1)
- 电子书籍 (1)
- 教程资料 (1)
- 可编程逻辑 (1)
- 压缩解压 (1)
- 编译器/解释器 (1)
- Java编程 (1)
- uCOS (1)
- 数据结构 (1)
- VxWorks (1)
- matlab例程 (1)
- Delphi控件源码 (1)
- 系统设计方案 (1)
- MacOS编程 (1)
单片机开发 BH1415F调频台控制C程序。使用AT89C52单片机
BH1415F调频台控制C程序。使用AT89C52单片机,12MHZ晶振,用共阳四位LED数码管。频率数据转换为显示用BCD码函数。
技术资料 protel_元件库中英文对照表
protel_元件库中英文对照表,很全面CD4553 三位BCD计数器 CD4555 双二进制四选一译码器/分离器 CD4556 双二进制四选一译码器/分离器 CD4558 BCD八段译码器 CD4560 "N"BCD加法器 CD4561 "9"求补器 CD4573 四可编程运算放大器 CD4574 四可编程电压比较器 CD4575 双可编程运放/比较器 CD4583 双施密特触发器 CD4584 六施密特触 ...
技术资料 SN74LS445.pdf
英文描述: 500mA, 15V,±4% Tolerance, Voltage Regulator, Ta = 0°C to +125cx0176;C; Package: TO-220, SINGLE GAUGE; No of Pins: 3; Container: Rail; Qty per Container: 50
中文描述: BCD码到十进制解码器/驱动器
汇编语言 利用LAB6000通用微控制器实验系统
利用LAB6000通用微控制器实验系统,设计24小时制时钟程序中的时钟调整部分。程序完成以下功能:
1、在内部RAM30H单元以压缩BCD码存放24小时制“时”,31H单元以压缩BCD码存放“分”, 32H单元以压缩BCD码存放“秒”。
2、“秒”加1后,并使P1.0引脚的电平反转,外接的LED亮或熄灭。
3、如“秒”加到60后,清为0,使“分 ...
汇编语言 我在汇编课上完成的一些作业(上机常见习题)和汇编课本上的几个例题
我在汇编课上完成的一些作业(上机常见习题)和汇编课本上的几个例题,常用的输入输出模块,如:
把压缩存放的BCD码,转换为对应十进制数字ASCII码的程序;编写从键盘键入0至9中任一自然数x,求其立方值;内存中以BUFFER为首地址的缓冲区有10个非压缩型BCD码形式存放的十进制数,它们的值可能是0~9中的任意一个,将这些十进 ...
单片机编程 CH452L.rar
CH452 是数码管显示驱动和键盘扫描控制芯片。CH452内置时钟振荡电路,可以动态驱动8 位数
码管或者64 只LED,具有BCD 译码、闪烁、移位、段位寻址、光柱译码等功能;同时还可以进行64
VHDL/FPGA/Verilog 用verlog语言编的一些基础实验,适合于FPGA/CPLD的初学者。内容包括8位优先编码器
用verlog语言编的一些基础实验,适合于FPGA/CPLD的初学者。内容包括8位优先编码器,乘法器,除法器,多路选择器,二进制转BCD码,加法器,减法器等等。
技术资料 CH452L.rar
CH452 是数码管显示驱动和键盘扫描控制芯片。CH452内置时钟振荡电路,可以动态驱动8 位数
码管或者64 只LED,具有BCD 译码、闪烁、移位、段位寻址、光柱译码等功能;同时还可以进行64
VHDL/FPGA/Verilog 按键输入模块(key): --可编程延时发生器(数字同步机)的前端输入模块:0-9十个数字键按键输入模块原型 --前端模块:消抖 --对i0-i9十个输入端的两点要求: --(1)输入端要保证
按键输入模块(key):
--可编程延时发生器(数字同步机)的前端输入模块:0-9十个数字键按键输入模块原型
--前端模块:消抖
--对i0-i9十个输入端的两点要求:
--(1)输入端要保证一段时间的稳定高电平
--(2)不能同时按下两个或多于两个的键
--后级模块:1、编码;2、可变模计数器
--编码模块:8线-4线(0-8 BCD码) ...
VHDL/FPGA/Verilog 基于Verilog-HDL的硬件电路的实现 9.2 具有LCD显示单元的可编程单脉冲发生器 9.2.1 LCD显示单元的工作原理 9.2.2 显示逻辑设计的思路与流程 9.
基于Verilog-HDL的硬件电路的实现
9.2 具有LCD显示单元的可编程单脉冲发生器
9.2.1 LCD显示单元的工作原理
9.2.2 显示逻辑设计的思路与流程
9.2.3 LCD显示单元的硬件实现
9.2.4 可编程单脉冲数据的BCD码化
9.2.5 task的使用方法
9.2.6 for循环语句的使用方法
9.2.7 二进制数转换BCD码 ...