搜索结果
找到约 49 项符合
addr 的查询结果
按分类筛选
- 全部分类
- 技术资料 (16)
- 单片机开发 (4)
- 源码 (2)
- 嵌入式综合 (2)
- Internet/网络编程 (2)
- 编译器/解释器 (2)
- 汇编语言 (2)
- VHDL/FPGA/Verilog (2)
- 单片机编程 (1)
- 操作系统开发 (1)
- 其他 (1)
- 其他书籍 (1)
- 教程资料 (1)
- 可编程逻辑 (1)
- Linux/Unix编程 (1)
- *行业应用 (1)
- 网络 (1)
- 嵌入式/单片机编程 (1)
- 微处理器开发 (1)
- Delphi/CppBuilder (1)
- Windows CE (1)
- 系统设计方案 (1)
- VC书籍 (1)
- 其他嵌入式/单片机内容 (1)
- Jsp/Servlet (1)
技术资料 RFID读卡模块RC522串口读写器13.56mhz ic卡设计射频模块串口文档资料+Rc522Ma
RFID读卡模块RC522串口读写器13.56mhz ic卡设计射频模块串口文档资料+Rc522Manager上位机API工具软件1).MF RC522 是应用于 13.56MHz 非接触式通信中高集成度读写卡系列芯 片中的一员。是 NXP 公司针对“三表”应用推出的一款低 电压、低成本、 体积小的非接触式读写卡芯片,是智能仪表和便携 式手持设备研发的较好 选择。 2 ...
技术资料 2401源码
// 包含头文件
//------------------------------------------------------------------------------------
//是模拟 IO, 主 IIC
#include "BasType.h"
#include "RegDefs.h" // SFR declarations
#include "intrins.h"
extern void msec(unsigned int x);
sbit ht2402_data = P2^0;
sbit ht2402_clk = ...
技术资料 IIC接口E2PROM(AT24C64) 读写VERILOG 驱动源码+仿真激励文件: module
IIC接口E2PROM(AT24C64) 读写VERILOG 驱动源码+仿真激励文件:module i2c_dri    #(      parameter   SLAVE_ADDR = 7'b1010000   ,  //EEPROM从机地址      parameter   CLK_FREQ   = 26'd50_000_000, //模块输入的时钟频率 ...
技术资料 RDA1846S初始化设置
关于对讲机在移动接受时,会有”咔咔”的噪声问题,现把软件方面的解决方案罗列如下:主要是修改软件初始化的寄存器设置:软件初始化寄存器设置:注:数据格式(REG_Addr,REG_ HighByte Value,REG_LowByteValue)0x30,0×00,0×01,//delay_100ms0x30,0×00,0×04,0×04,0×OFC_RFIC_R04H_FOSC,//To set you want0x0A,0×43,0X ...
Delphi/CppBuilder 含此文档只表示此压缩包来自于DELPHI盒子网站 ------------------------------------------------------------------------
含此文档只表示此压缩包来自于DELPHI盒子网站
-------------------------------------------------------------------------
DELPHI盒子 二零零三新版
http://www.2ccc.com
http://www.delphibox.com
Email:root@2ccc.com
DELPHI相关源码下载,作品发布,个性论坛,支持WEB/FTP文件上传,会员WEB空间,VIP会员***@2ccc. ...
单片机编程 DS1302+AT89S52+LED时钟程序(C语言源代码+
#include<reg51.h>/*************************ds1302与at89s52引脚连接********************/sbit T_RST=P3^5; sbit T_CLK=P3^6;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp; sbit T_IO=P3^7;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&n ...
技术资料 verilog实现I2C通信的slave模块源码状态机设位计可做I2C接口的仿真模型
verilog实现I2C通信的slave模块源码状态机设位计可做I2C接口的仿真模型//`timescale 1ns/1psmodule I2C_slv (input [6:0] slv_id,input&nbsp; &nbsp; &nbsp; &nbsp;RESET,input&nbsp; &nbsp; &nbsp; &nbsp;scl_i,&nbsp; &nbsp; &nbsp; //I2C clkinput&nbsp; &nbsp; &nbsp; &nbsp;sda_i,&nbsp; &nbsp; &nbsp; //I2C data ini ...
技术资料 基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明 DR
基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明,DRAM选用海力士公司的 HY57V2562 型号,容量为的 256Mbit,采用了 54 引脚的TSOP 封装, 数据宽度都为 16 位, 工作电压为 3.3V,并丏采用同步接口方式所有的信号都是时钟信号。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps ...
嵌入式综合 红外遥控RGB
#include "STC90.h"
#include < intrins.h >
#define uchar unsigned char
#define uint unsigned int
#define led_port P1
sbit IR_RE = P3^2;
sbit led_r = P1^3;
sbit led_g = P1^4;
sbit led_b = P1^5;
sbit led_wd = P1^7;
sbit K1 =P3^0 ; //增加键
sbit K2 =P3^1 ; ...
教程资料 FPGA连接DDR2的问题讨论
我采用XC4VSX35或XC4VLX25 FPGA来连接DDR2 SODIMM和元件。SODIMM内存条选用MT16HTS51264HY-667(4GB),分立器件选用8片MT47H512M8。设计目标:当客户使用内存条时,8片分立器件不焊接;当使用直接贴片分立内存颗粒时,SODIMM内存条不安装。请问专家:1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可 ...