搜索结果
找到约 1,557 项符合
RAM 的查询结果
按分类筛选
- 全部分类
- 技术资料 (638)
- 单片机开发 (172)
- 单片机编程 (130)
- VHDL/FPGA/Verilog (96)
- 学术论文 (55)
- 嵌入式/单片机编程 (40)
- 微处理器开发 (40)
- DSP编程 (34)
- 其他嵌入式/单片机内容 (33)
- 其他 (29)
- 其他 (23)
- uCOS (22)
- 教程资料 (19)
- 汇编语言 (19)
- VIP专区 (16)
- 可编程逻辑 (14)
- 手册 (13)
- 嵌入式综合 (12)
- 操作系统开发 (9)
- 其他书籍 (9)
- Linux/Unix编程 (9)
- 系统设计方案 (8)
- 软件设计/软件工程 (8)
- 通讯编程文档 (6)
- 经验 (5)
- 电子书籍 (5)
- 源码 (4)
- PCB相关 (4)
- 教程资料 (4)
- 驱动编程 (4)
- 嵌入式Linux (4)
- 软件 (3)
- 应用设计 (3)
- 电源技术 (3)
- 文件格式 (3)
- USB编程 (3)
- 书籍 (2)
- 电路图 (2)
- 数值算法/人工智能 (2)
- 加密解密 (2)
- 存储器技术 (2)
- 书籍源码 (2)
- 技术书籍 (2)
- 技术教程 (2)
- 单片机相关 (2)
- 开发工具 (2)
- 编辑器/阅读器 (2)
- 数学计算 (2)
- 文章/文档 (2)
- VxWorks (2)
- 中间件编程 (2)
- 行业发展研究 (2)
- 教程 (1)
- VHDL/Verilog/EDA源码 (1)
- 无线通信 (1)
- 接口技术 (1)
- 汇编编程 (1)
- 通讯/手机编程 (1)
- 电子元器件应用 (1)
- ARM (1)
- 模拟电子 (1)
- 机械电子 (1)
- Datasheet (1)
- 教程资料 (1)
- 压缩解压 (1)
- 串口编程 (1)
- 编译器/解释器 (1)
- 磁盘编程 (1)
- 网络 (1)
- 技术管理 (1)
- 其他数据库 (1)
- 人工智能/神经网络 (1)
- 数据结构 (1)
- FlashMX/Flex源码 (1)
- 其他行业 (1)
- Windows CE (1)
- SQL Server (1)
- 精品软件 (1)
技术资料 嵌入式系统双口RAM应用及驱动开发
· 摘要:  利用双口RAM实现CPU与DSP之间的快速可靠通信,介绍了双口RAMIDT70V24S的特征,描述了它及其驱动程序在DVR(数字硬盘录像机)应用中的体系结构,设计并实现了该应用在嵌入式Linux系统下的驱动程序,为嵌入式Linux系统下的芯片驱动开发提供了很好的借鉴.   ...
技术资料 基于altera fpga 的单口ram ip核的应用实例
基于altera fpga 的单口ram ip核的应用实例
技术资料 6530 ROM-RAM-输放输出-定时器(RRIOT)
6530是为6502而配套设计的芯片,内有1KB的只读存储器,64B的随机存储器,两个8位输入输出口以及一个定时器。由于内置的ROM是生产时设定而不能改写的,因而限制了该芯片的应用。
技术资料 stm32f4xx dsp dma flash ram 例程
stm32f4xx dsp dma flash ram 例程
技术资料 基于双口RAM的ARM与DSP通信接口设计
基于双口RAM的ARM与DSP通信接口设计
技术资料 TMS320F28335的程序从FLASH到RAM
采用先进的内存管理技术,实现TMS320F28335程序从FLASH到RAM的高效移植与运行。此解决方案基于最新的DSP架构标准,确保代码执行速度和稳定性显著提升,适用于需要高性能实时处理的应用场景。
教程资料 基于Quartus II免费IP核的双端口RAM设计实例
QuartusII中利用免费IP核的设计
作者:雷达室
以设计双端口RAM为例说明。
Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
可编程逻辑 基于Quartus II免费IP核的双端口RAM设计实例
QuartusII中利用免费IP核的设计
作者:雷达室
以设计双端口RAM为例说明。
Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
微处理器开发 基于44b0X,flash:0 ram:0xc
基于44b0X,flash:0 ram:0xc
VHDL/FPGA/Verilog 一个SIMPLE RAM ACCESS的VHDL很经典的例子
一个SIMPLE RAM ACCESS的VHDL很经典的例子,我老师的作品。