搜索结果
找到约 4,710 项符合
RAM配置 的查询结果
按分类筛选
单片机编程 用单片机配置FPGA—PLD设计技巧
用单片机配置FPGA—PLD设计技巧
Configuration/Program Method for Altera Device
Configure the FLEX Device
You can use any Micro-Controller to configure the FLEX device–the main idea is clocking in ONE BITof configuration data per CLOCK–start from the BIT 0􀂄The total Configuration time–e.g. ...
单片机编程 c8051f040/c8051f041/c8051f042/
C8051F040/1/2/3/4/5/6/7混合信号ISP FLASH 微控制器数 据 手 册
C8051F04x 系列器件是完全集成的混合信号片上系统型MCU,具有64 个数字I/O 引脚(C8051F040/2/4/6)或32 个数字I/O 引脚(C8051F041/3/5/7),片内集成了一个CAN2.0B 控制器。下面列出了一些主要特性;有关某一产品的具体特性参见表1.1。􀁹 高速、流 ...
单片机编程 单片机应用系统抗干扰技术
单片机应用系统抗干扰技术:第1章 电磁干扰控制基础.
1.1 电磁干扰的基本概念1
1.1.1 噪声与干扰1
1.1.2 电磁干扰的形成因素2
1.1.3 干扰的分类2
1.2 电磁兼容性3
1.2.1 电磁兼容性定义3
1.2.2 电磁兼容性设计3
1.2.3 电磁兼容性常用术语4
1.2.4 电磁兼容性标准6
1.3 差模干扰和共模干扰8
1.3.1 差模干扰8
1.3 ...
教程资料 简化FPGA配置设计过程
本文着重介绍了 Xilinx Platform Flash PROM 如何帮助系统和电路板设计人员简化 FPGA 配置设计。用于配置 FPGA 的可选解决方案有很多,但它们通常都需要大量的前期设计工作和时间。Platform Flash 是为配置 Xilinx FPGA 专门设计的一款包括硬件和软件支持在内的整体解决方案。
  ...
教程资料 基于Quartus II免费IP核的双端口RAM设计实例
QuartusII中利用免费IP核的设计
作者:雷达室
以设计双端口RAM为例说明。
Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
教程资料 Altera可重配置PLL使用手册0414-3
Altera可重配置PLL使用手册0414-3。
教程资料 PLB Block RAM(BRAM)接口控制器
基于RAM块的应用
教程资料 WP374 Xilinx FPGA的部分重配置
WP374 Xilinx FPGA的部分重配置
教程资料 WP253 - 简化FPGA配置设计过程
 
本文着重介绍了 Xilinx Platform Flash PROM 如何帮助系统和电路板设计人员简化 FPGA 配置设计。用于配置 FPGA 的可选解决方案有很多,但它们通常都需要大量的前期设计工作和时间。Platform Flash 是为配置 Xilinx FPGA 专门设计的一款包括硬件和软件支持在内的整体解决方案。 ...
教程资料 XAPP058 -利用嵌入式微控制器实现Xilinx系统编程
 
Xilinx 高性能 CPLD、FPGA 和配置 PROM 系列具备在系统可编程性、可靠的引脚锁定以及JTAG 边界扫描测试功能。此强大的功能组合允许设计人员在进行重大更改时,仍能保留原始的器件引脚,从而避免重组 PC 板。通过利用嵌入式控制器从板载 RAM 或 EPROM 对这些CPLD 和 FPGA 编程,设计人员可轻松升级、修改和测试设 ...