搜索结果

找到约 46,005 项符合 RAM设计 的查询结果

电子书籍 Microchip推出的PIC18系列单片机由于采用改进型的哈佛结构及优化的硬件结构,内含三个间接寻址寄存器FSR0、FSR1和FSR2, RAM 和ROM 空间都比较大, 因此PIC18非常适合于采

Microchip推出的PIC18系列单片机由于采用改进型的哈佛结构及优化的硬件结构,内含三个间接寻址寄存器FSR0、FSR1和FSR2, RAM 和ROM 空间都比较大, 因此PIC18非常适合于采用C语言进行软件设计。C语言具有可读性强, 便于移植等优点。 虽然MPLAB-C18 C语言编译器的编译效率比较高, 但与汇编语言相比, C的效率终究差一些, 因此在 ...
https://www.eeworm.com/dl/cadence/ebook/464373.html
下载: 156
查看: 1063

VHDL/FPGA/Verilog FPGA设计的指导原则

FPGA设计的指导原则,包括介绍几个常用模块:RAM,FIFO等。
https://www.eeworm.com/dl/663/486922.html
下载: 48
查看: 1065

其他 riscv课程设计报告

riscv课程设计报告,用 Verilog HDL 语言实现一个五级流水线的 RISC-V 的指令子集,并在仿真软件上加载要求的测试程序和数据,仿真结果正确。只设计 CPU 流水线,不要求设计 Cache 控制器(即不考虑 cache 相联关系)。 CPU中需要的I-Cache,D-Cache用两个有 ...
https://www.eeworm.com/dl/521367.html
下载: 1
查看: 231

技术资料 300个C51单片机设计proteus仿真源码软件源码: 100000秒以内的计时程序 10秒的秒表

300个C51单片机设计proteus仿真源码软件源码:100000秒以内的计时程序10秒的秒表12864LCD图形滚动演示128X64LED160128LCD图文演示1602字符液晶滚动演示程序1602液晶显示的DS1302实时时钟16×16点阵(滚动显示)16×16点阵2(滚动显示)2io5键盘模拟音量数码管显示2×20串行字符液晶演示32x16汉字44行列键盘485全双工通信4×4键盘 ...
https://www.eeworm.com/dl/744776.html
下载: 9
查看: 256

技术资料 AT89C51设计LCD1602显示DS1302实时日历时钟论文文档+软件源码

AT89C51设计LCD1602显示DS1302实时日历时钟毕业论文文档+软件源码,单片机LCD毕业设计,有代码、仿真电路、设计报告,仿真使用的是proteus仿真,可直接加载HEX文件运行.    此次设计的要求是通过LCD与单片机的连接模块能够显示数字(如时间)、字符(如英文)和图形等,这就需要专门的时钟芯片-----DS1302。 DS1302 ...
https://www.eeworm.com/dl/746871.html
下载: 7
查看: 5713

技术资料 Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程

Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Sil ...
https://www.eeworm.com/dl/833830.html
下载: 8
查看: 3381

技术资料 Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程

Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板 ...
https://www.eeworm.com/dl/833831.html
下载: 10
查看: 2197

技术资料 Artix-7 XC7A35T-DDR3开发板资料硬件参考设计

Artix-7 XC7A35T-DDR3开发板资料硬件参考设计资料QM_ XC7A35T开发板主要特征参数如下所示: 主控FPGA:XC7A35T-1FTG256C; 主控FPGA外部时钟源频率:50MHz; XC7A35T-1FTG256C芯片内部自带丰富的Block RAM资源,达到了1,800kb; XC7A35T-1FTG256C芯片逻辑单元数为33,280; QM _XC7A35T板载N25Q064A SPI Flash芯片 ...
https://www.eeworm.com/dl/833832.html
下载: 6
查看: 965

技术资料 Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程

Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Fl ...
https://www.eeworm.com/dl/833833.html
下载: 9
查看: 4058

技术资料 VHDL 基础程序百例 FPGA 逻辑设计源码

VHDL 基础程序百例 FPGA 逻辑设计源码VHDL语言100例第1例 带控制端口的加法器第2例 无控制端口的加法器第3例 乘法器第4例 比较器第5例 二路选择器第6例 寄存器第7例 移位寄存器第8例 综合单元库第9例 七值逻辑与基本数据类型第10例 函数第11例 七值逻辑线或分辨函数第12例 转换函数第13例 左移函数第14例 七值逻辑程序包第1 ...
https://www.eeworm.com/dl/833975.html
下载: 7
查看: 5019