搜索结果
找到约 1,385 项符合
Quartus 的查询结果
按分类筛选
- 全部分类
- 技术资料 (566)
- VHDL/FPGA/Verilog (292)
- 学术论文 (102)
- 教程资料 (52)
- 可编程逻辑 (47)
- 其他 (39)
- 嵌入式/单片机编程 (29)
- 其他书籍 (24)
- 其他嵌入式/单片机内容 (15)
- 文章/文档 (12)
- 软件设计/软件工程 (12)
- 精品软件 (11)
- Quartus (11)
- 软件 (10)
- 技术教程 (9)
- VIP专区 (9)
- 书籍源码 (7)
- EDA相关 (6)
- 开发工具 (6)
- ALTERA FPGA开发软件 (6)
- 电子书籍 (6)
- 教程资料 (6)
- 源码 (5)
- 教程 (5)
- VHDL/Verilog/EDA源码 (5)
- 单片机开发 (5)
- 系统设计方案 (5)
- 软件工程 (4)
- 编译器/解释器 (4)
- 文件格式 (4)
- matlab例程 (4)
- 单片机编程 (3)
- 设计相关 (3)
- 通讯/手机编程 (3)
- 资料/手册 (3)
- 实用工具 (3)
- 嵌入式综合 (3)
- 中间件编程 (3)
- 应用设计 (2)
- 无线通信 (2)
- 加密解密 (2)
- 仿真技术 (2)
- 模拟电子 (2)
- 压缩解压 (2)
- Linux/Unix编程 (2)
- 串口编程 (2)
- 汇编语言 (2)
- 微处理器开发 (2)
- 邮电通讯系统 (2)
- 书籍 (1)
- 电路图 (1)
- 手册 (1)
- 经验 (1)
- 其他 (1)
- EDA (1)
- 电子书籍 (1)
- PCB相关 (1)
- 经验分享 (1)
- 接口技术 (1)
- Linux/uClinux/Unix编程 (1)
- DSP编程 (1)
- 驱动程序 (1)
- 操作系统开发 (1)
- 技术书籍 (1)
- 教材/考试/认证 (1)
- 集成开发环境 (1)
- DSP工具/软件 (1)
- 通信网络 (1)
- FPGA (1)
- 驱动编程 (1)
- Modem编程 (1)
- Java书籍 (1)
- 其他行业 (1)
其他书籍 由于目前所用到的FPGA器件以Altera的为主
由于目前所用到的FPGA器件以Altera的为主,所以下面的例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompilerII + Quartus,但原则和方法对于其他厂家和工具也是基本适用的。
驱动程序 Crack_QII90.rar
quartus 9.0驱动。 。
技术资料 数控分频器及其应用VHDL源代码
本设计以8位可并行预置的分频器为模块,设计出PWM及征服脉冲宽度由两个8位输入数据控制的方波发生器。开发环境为Quartus II 9.0。
技术资料 VHDL语言编写的自动售货机
基于VHDL实现的自动售货机逻辑控制,代码经过多个实际项目验证,可直接用于FPGA开发环境,支持Quartus II 9.0及以上版本,具备完整状态机设计和输入输出模块。
学术论文 基于Verilog HDL设计的多功能数字钟
本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim
其他书籍 潘松老师写的一本关于sopc实用教程的图书
潘松老师写的一本关于sopc实用教程的图书,包括quartus的使用,基于dspbuilder&matlab的现代dsp设计以及nios嵌入式系统开发等内容,非常不错的一本图书。
VHDL/FPGA/Verilog 本程序对如何使用altera系列芯片片上ram进行实例演示
本程序对如何使用altera系列芯片片上ram进行实例演示,采用Verilog HDL语言编写,并使用modelsim与quartus联合进行功能仿真。本原码是红色逻辑开发板的试验程序,值得一看。
VHDL/FPGA/Verilog 采用nios2的嵌入式数字钟的设计与实现
采用nios2的嵌入式数字钟的设计与实现,首先使用quartus2中的sopc builder设计CPU内核,然后在nios2中庸C语言来实现数字钟的功能
技术资料 基于Verilog HDL设计的多功能数字钟
本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim
技术资料 DDS_CORDIC
从基础原理到实际应用,逐步讲解DDS与CORDIC算法的实现过程。结合MATLAB进行算法仿真,再在Quartus II中完成时序仿真与硬件下载验证,适合深入理解数字信号生成与高效计算方法。