搜索结果
找到约 444 项符合
Pll 的查询结果
按分类筛选
- 全部分类
- 技术资料 (194)
- 通讯/手机编程 (27)
- VHDL/FPGA/Verilog (19)
- 单片机开发 (18)
- 学术论文 (14)
- 模拟电子 (13)
- 微处理器开发 (13)
- DSP编程 (11)
- 单片机编程 (10)
- matlab例程 (10)
- 其他书籍 (7)
- 系统设计方案 (7)
- 其他嵌入式/单片机内容 (7)
- 电子书籍 (6)
- 嵌入式/单片机编程 (6)
- 电子技术 (5)
- 教程资料 (5)
- 软件设计/软件工程 (5)
- 其他 (4)
- 可编程逻辑 (4)
- VIP专区 (4)
- 汇编语言 (3)
- 文章/文档 (3)
- GPS编程 (3)
- 书籍 (2)
- 电源技术 (2)
- 行业应用文档 (2)
- 无线通信 (2)
- 技术教程 (2)
- 通信网络 (2)
- 嵌入式综合 (2)
- 编译器/解释器 (2)
- 嵌入式Linux (2)
- 中间件编程 (2)
- 源码 (1)
- 手册 (1)
- 论文 (1)
- FPGA (1)
- C/C++语言编程 (1)
- 接口技术 (1)
- 操作系统开发 (1)
- 技术书籍 (1)
- 资料/手册 (1)
- ALTERA FPGA开发软件 (1)
- DSP工具/软件 (1)
- 电路设计 (1)
- 电子书籍 (1)
- 源码/资料 (1)
- 压缩解压 (1)
- 驱动编程 (1)
- 网络 (1)
- 文件格式 (1)
- uCOS (1)
- 交通/航空行业 (1)
- 邮电通讯系统 (1)
- 行业发展研究 (1)
- 人物传记/成功经验 (1)
- RFID编程 (1)
- 3G开发 (1)
- 精品软件 (1)
其他嵌入式/单片机内容 新型的SystemC-AMS语言
新型的SystemC-AMS语言,这是PLL使用SystemC-AMS实现的例子
技术资料 ADF4351 带液晶OLED模块
ADF4351 PLL初始化模块, 带液晶OLED模块
技术资料 NE564的应用电路描述
The NE564 contains the functional blocks shown in Figure 1. Inaddition to the normal PLL functio
技术资料 51单片机加载ADF4001程序
通过51单片机完成ADF4001的配置,实现PLL的正常工作。
技术资料 自己整理STM32学习笔记(关于时钟)
在STM32中,有五个时钟源,为HSI、HSE、LSI、LSE、PLL
技术资料 介绍锁相环时钟发生器CY2254
The CY2254 is a two-PLL clock generator for the Intel TritonTM chipset-based motherboard and othe
matlab例程 数字锁相环DPLL实例程序
数字锁相环DPLL实例程序,帮助理解PLL的结构和详细原理
技术资料 1.2GHz~2.1GHz的宽带频率合成器设计
1.2GHz~2.1GHz的宽带频率合成器设计
4350,Pll+VCO
VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF