搜索结果

找到约 444 项符合 Pll 的查询结果

其他嵌入式/单片机内容 新型的SystemC-AMS语言

新型的SystemC-AMS语言,这是PLL使用SystemC-AMS实现的例子
https://www.eeworm.com/dl/687/434384.html
下载: 123
查看: 1058

技术资料 ADF4351 带液晶OLED模块

ADF4351 PLL初始化模块, 带液晶OLED模块
https://www.eeworm.com/dl/745616.html
下载: 10
查看: 8928

技术资料 NE564的应用电路描述

The NE564 contains the functional blocks shown in Figure 1. Inaddition to the normal PLL functio
https://www.eeworm.com/dl/916756.html
下载: 7
查看: 2276

微处理器开发 嵌入式ARM编程

嵌入式ARM编程,实现实时时钟RTC,涉及PLL,发送信号
https://www.eeworm.com/dl/655/401419.html
下载: 164
查看: 1031

技术资料 51单片机加载ADF4001程序

通过51单片机完成ADF4001的配置,实现PLL的正常工作。
https://www.eeworm.com/dl/873805.html
下载: 7
查看: 3726

技术资料 自己整理STM32学习笔记(关于时钟)

在STM32中,有五个时钟源,为HSI、HSE、LSI、LSE、PLL
https://www.eeworm.com/dl/877214.html
下载: 8
查看: 8166

技术资料 介绍锁相环时钟发生器CY2254

The CY2254 is a two-PLL clock generator for the Intel TritonTM chipset-based motherboard and othe
https://www.eeworm.com/dl/921747.html
下载: 7
查看: 1549

matlab例程 数字锁相环DPLL实例程序

数字锁相环DPLL实例程序,帮助理解PLL的结构和详细原理
https://www.eeworm.com/dl/665/140124.html
下载: 132
查看: 1160

技术资料 1.2GHz~2.1GHz的宽带频率合成器设计

1.2GHz~2.1GHz的宽带频率合成器设计 4350,Pll+VCO
https://www.eeworm.com/dl/978408.html
下载: 1
查看: 3345

VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿

PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
https://www.eeworm.com/dl/663/131276.html
下载: 199
查看: 1327