搜索结果
找到约 444 项符合
PLL 的查询结果
按分类筛选
- 全部分类
- 技术资料 (194)
- 通讯/手机编程 (27)
- VHDL/FPGA/Verilog (19)
- 单片机开发 (18)
- 学术论文 (14)
- 模拟电子 (13)
- 微处理器开发 (13)
- DSP编程 (11)
- 单片机编程 (10)
- matlab例程 (10)
- 其他书籍 (7)
- 系统设计方案 (7)
- 其他嵌入式/单片机内容 (7)
- 电子书籍 (6)
- 嵌入式/单片机编程 (6)
- 电子技术 (5)
- 教程资料 (5)
- 软件设计/软件工程 (5)
- 其他 (4)
- 可编程逻辑 (4)
- VIP专区 (4)
- 汇编语言 (3)
- 文章/文档 (3)
- GPS编程 (3)
- 书籍 (2)
- 电源技术 (2)
- 行业应用文档 (2)
- 无线通信 (2)
- 技术教程 (2)
- 通信网络 (2)
- 嵌入式综合 (2)
- 编译器/解释器 (2)
- 嵌入式Linux (2)
- 中间件编程 (2)
- 源码 (1)
- 手册 (1)
- 论文 (1)
- FPGA (1)
- C/C++语言编程 (1)
- 接口技术 (1)
- 操作系统开发 (1)
- 技术书籍 (1)
- 资料/手册 (1)
- ALTERA FPGA开发软件 (1)
- DSP工具/软件 (1)
- 电路设计 (1)
- 电子书籍 (1)
- 源码/资料 (1)
- 压缩解压 (1)
- 驱动编程 (1)
- 网络 (1)
- 文件格式 (1)
- uCOS (1)
- 交通/航空行业 (1)
- 邮电通讯系统 (1)
- 行业发展研究 (1)
- 人物传记/成功经验 (1)
- RFID编程 (1)
- 3G开发 (1)
- 精品软件 (1)
DSP编程 概述PLL的工作原理及完成一个简单的例子.
概述PLL的工作原理及完成一个简单的例子.
技术资料 PLL 锁相环芯片HMC830 FPGA控制程序
可以直接控制HMC830,HMC833,在ISE中编译和仿真通过,可以修改少数寄存器内容直接控制HMC704。
技术资料 单片机控制的DDS+PLL宽带频率合成器
介绍了DDS芯片AD9852和锁相环芯片ADF4113的主要工作原理和功能特点.介绍了DDS+PLL混合频率合成技术的原理和应用.给出了用单片机控制DDS+PLL实现2~4GHz宽带跳频频率合成器的设计电路,并给出实验结果.
技术资料 基于DDS和PLL技术的数字调频源的研制.pdf
资料->【C】嵌入系统->【C0】嵌入式综合->【4】单片机论文->硕士毕业论文->基于DDS和PLL技术的数字调频源的研制.pdf
软件设计/软件工程 基于CD4046构成的PLL及应用 CD4046构成的PLL在通信、频率处理、自动控制等技术领域中应用较为广泛
基于CD4046构成的PLL及应用
CD4046构成的PLL在通信、频率处理、自动控制等技术领域中应用较为广泛,正确理解CD4046对掌握电路基本组成、原理及应用。对处理实际工程问题有很大帮助
教程资料 基于FPGA和PLL的函数信号发生器时钟部分的实现
基于FPGA和PLL的函数信号发生器时钟部分的实现
模拟电子 集成低噪声VCO的ADF4350系列PLL之特性和应用
ADF4350/1系列是什么?
微处理器开发 基于s3c24140的arm920t的PLL编程
基于s3c24140的arm920t的PLL编程,希望对广大朋友有帮助。
GPS编程 这个程序是matlab用来来对锁相环(PLL)进行仿真的
这个程序是matlab用来来对锁相环(PLL)进行仿真的,这样的选择基于多方面的考虑
通讯/手机编程 %The phase locked loop(PLL),adjusts the phase of a local oscillator %w.r.t the incoming modulated
%The phase locked loop(PLL),adjusts the phase of a local oscillator
%w.r.t the incoming modulated signal.In this way,the phase of the
%incoming signal is locked and the signal is demodulated.This scheme
%is used in PM and FM as well.
%We will implement it by using a closed loop system.Control ...