搜索结果

找到约 804 项符合 ModelSim 的查询结果

SCSI/ASPI 这是我个人写的DLX处理器流水线的Verilog代码

这是我个人写的DLX处理器流水线的Verilog代码,在ModelSim中仿真通过,并且在ISE中能综合!即可以下载到FPGA中运行指令,指令可以根据需要定义,也可和相应的编译器配合使用,这里给学习流水线和Verilog的朋友共享。
https://www.eeworm.com/dl/630/371730.html
下载: 44
查看: 1133

学术论文 基于FPGA的视频压缩IP核设计

结合视频压缩的理论以及IP核设计中对于仿真验证的要求,本文设计了视频压缩IP核FPGA仿真验证平台.其硬件子平台以Xilinx公司XC2V3000为核心,针对视频压缩IP核应用仿真要求设计外围电路,构建一个视频压缩IP核的硬件仿真原型,采用运行于上位机上的控制和驱动软件作为软件解码子平台.同时还设计了完全独立于硬件之外的ModelSim软 ...
https://www.eeworm.com/dl/514/11933.html
下载: 44
查看: 1146

技术资料 基于FPGA的视频压缩IP核设计

结合视频压缩的理论以及IP核设计中对于仿真验证的要求,本文设计了视频压缩IP核FPGA仿真验证平台.其硬件子平台以Xilinx公司XC2V3000为核心,针对视频压缩IP核应用仿真要求设计外围电路,构建一个视频压缩IP核的硬件仿真原型,采用运行于上位机上的控制和驱动软件作为软件解码子平台.同时还设计了完全独立于硬件之外的ModelSim软 ...
https://www.eeworm.com/dl/885876.html
下载: 7
查看: 2507

VIP专区 特权《Verilog边码边学》视频教程全集

01 001 Vivado下载与安装.flv 02 002 Notepad++安装与设置.flv 03 003 Modelsim安装配置与库编译.flv 04 004 Modelsim自动仿真环境搭建.flv 05 101 组合逻辑与时序逻辑.flv 06 102 分频计数器设计.flv 07 103 使能时钟设计.flv 08 104 基于Xilinx BUFGCE原语的门控时钟设计.flv 09 105 理解FPGA设计的并行性.flv 10 106 同 ...
https://www.eeworm.com/vipdownload/763.html

教程资料 采用FPGA模拟高动态GPS信号源中的C/A码产生器

本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用,通过硬件描述语言VERILOG在ISE中实现电路生成,采用MODELSIM、SYNPLIFY工具分别进行仿真和综合。 ...
https://www.eeworm.com/dl/fpga/doc/18520.html
下载: 148
查看: 1132

系统设计方案 本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用

本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用,通过硬件描述语言VERILOG在ISE中实现电路生成,采用MODELSIM、SYNPLIFY工具分别进行仿真和综合。 ...
https://www.eeworm.com/dl/678/228649.html
下载: 173
查看: 1202

VHDL/FPGA/Verilog 本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设 计

本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设 计,包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数 (N+0.5)分频、小数分频、分数分频以及积分分频。所有实现均可 通过 Synplify Pro 或 FPGA 生产厂商的综合器进行综合,形成可使 用的电路,并在 ModelSim 上进行验证。 ...
https://www.eeworm.com/dl/663/349872.html
下载: 81
查看: 1115

VHDL/FPGA/Verilog This a FREE tool chain which compiles C codes into 8051 binary code, converts the binary to RTL ROM,

This a FREE tool chain which compiles C codes into 8051 binary code, converts the binary to RTL ROM, and simulate in Modelsim. SDCC is the compiler. Example compilation: cd compile sdcc --iram-size 0x80 --xram-size 0x800 t8051.c REM sdcc --iram-size 0x80 t8051.c packihx t8051.ihx > t8051.hex ...
https://www.eeworm.com/dl/663/389049.html
下载: 54
查看: 1061

技术资料 基于FPGA的正交信号发生器

·摘要:  利用FPGA的DSP开发工具DSP Builder对基本DDFS(直接数字频率合成)建模,并由该DDFS模块实现正交信号发生器,同时用ModelSim和QuartusⅡ进行正交信号的功能仿真时序仿真,仿真结果表明该正交信号频率及相位可灵活调整且分辨率高,能够实现频率及相位的快速切换.   ...
https://www.eeworm.com/dl/937160.html
下载: 2
查看: 6573

技术资料 GPS接收机相关器的电路设计

阐述了GPS 相关器的工作原理并用Verilog 硬件描述语言实现的GPS 数字相关器的全部设计,它由控制接口模块 和相关通道组成,并在Modelsim6. 0 下后仿真通过。该电路用Altera 的FPGA 实现,工作正常,性能可靠,完全可以达到GPS 接收机的工作要求,并可以采用VLSI 实现。 ...
https://www.eeworm.com/dl/966734.html
下载: 3
查看: 1324