搜索结果
找到约 125 项符合
MAXplus 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (50)
- 技术资料 (16)
- 其他 (8)
- 嵌入式/单片机编程 (6)
- VIP专区 (6)
- 单片机开发 (5)
- 教程资料 (4)
- 其他书籍 (3)
- 学术论文 (2)
- 软件工程 (2)
- 电子书籍 (2)
- 教程资料 (2)
- 压缩解压 (2)
- 编译器/解释器 (2)
- 数学计算 (2)
- PCB相关 (1)
- DSP编程 (1)
- 数值算法/人工智能 (1)
- 书籍源码 (1)
- 通信网络 (1)
- 可编程逻辑 (1)
- Linux/Unix编程 (1)
- 通讯编程文档 (1)
- 文章/文档 (1)
- 微处理器开发 (1)
- matlab例程 (1)
- 中间件编程 (1)
- 软件设计/软件工程 (1)
其他 2dpsk,maxplus软件,包含连接原理图各个模块程序代码,可运行,管脚已经封装,可直接下载到FPGA芯片
2dpsk,maxplus软件,包含连接原理图\各个模块程序代码,可运行,管脚已经封装,可直接下载到FPGA芯片
VHDL/FPGA/Verilog 一个FIR低通滤波器,最小阻带衰减-30db,带内波动小于1db.用MAXPLUS2设计与仿真。
一个FIR低通滤波器,最小阻带衰减-30db,带内波动小于1db.用MAXPLUS2设计与仿真。
其他书籍 大家好没办法还是那句话 我现在用maxplus2有高手跟我联系请上qq94229631 手机13788910703上海的我姓曹
大家好没办法还是那句话
我现在用maxplus2有高手跟我联系请上qq94229631 手机13788910703上海的我姓曹
单片机开发 4位数值比较器MC14585B.能够将两个输入信号比较的各种情况送到输出端口上.本程序基于VHDL语言,开发环境是MAXPLUS2
4位数值比较器MC14585B.能够将两个输入信号比较的各种情况送到输出端口上.本程序基于VHDL语言,开发环境是MAXPLUS2
VHDL/FPGA/Verilog 用vhdl实现一个fir滤波器 设计要求: 1.最小阻带衰减-30db。 2.带内波动小于1db. 3.用MATLIB与MAXPLUS2联合设计与仿真
用vhdl实现一个fir滤波器
设计要求:
1.最小阻带衰减-30db。
2.带内波动小于1db.
3.用MATLIB与MAXPLUS2联合设计与仿真
VHDL/FPGA/Verilog 用VHDL语言编写
用VHDL语言编写,在MAXPLUS2下调试通过
VHDL/FPGA/Verilog 3层电梯的控制
3层电梯的控制,利用vhdl写的。运行于maxplus
VHDL/FPGA/Verilog 一个初学者写的时钟程序
一个初学者写的时钟程序,VHDL语言,MAXPLUS环境。
软件工程 CPLD/FPGA实用手册
CPLD/FPGA实用手册,新手最爱,MAXplus的包教包会