搜索结果
找到约 5,469 项符合
阻容断相保护 的查询结果
Java编程 定时器开源项目, 相对于 jcrontab, Quartz 算是更完整的一个项目, 随著开发的版本上来, 他已经脱离只是写在程序里面的计时器, 在指定的时间或区间, 处理所指定的事件. 也加入了 se
定时器开源项目, 相对于 jcrontab, Quartz 算是更完整的一个项目, 随著开发的版本上来, 他已经脱离只是写在程序里面的计时器, 在指定的时间或区间, 处理所指定的事件. 也加入了 servlet, 可以在 jsp/servlet container 执行
Java书籍 学习java的人要保护自己的权利貌 三十五 严厉打击原理一整套吵城地城地地地地地地地地地地地地区性地地地寺地地地地区性
学习java的人要保护自己的权利貌 三十五 严厉打击原理一整套吵城地城地地地地地地地地地地地地区性地地地寺地地地地区性
单片机开发 AT90S8515控制4线两相步进电机。想做AVR控制步进电机的网友可以看看。
AT90S8515控制4线两相步进电机。想做AVR控制步进电机的网友可以看看。
其他 是关于保护模式与实模式之间的相互切换,是用汇编写的源程序
是关于保护模式与实模式之间的相互切换,是用汇编写的源程序
VHDL/FPGA/Verilog 一个FIR低通滤波器,最小阻带衰减-30db,带内波动小于1db.用MAXPLUS2设计与仿真。
一个FIR低通滤波器,最小阻带衰减-30db,带内波动小于1db.用MAXPLUS2设计与仿真。
VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
加密解密 RSA算法 :首先, 找出三个数, p, q, r, 其中 p, q 是两个相异的质数, r 是与 (p-1)(q-1) 互质的数...... p, q, r 这三个数便是 person_key
RSA算法 :首先, 找出三个数, p, q, r, 其中 p, q 是两个相异的质数, r 是与 (p-1)(q-1) 互质的数...... p, q, r 这三个数便是 person_key,接著, 找出 m, 使得 r^m == 1 mod (p-1)(q-1)..... 这个 m 一定存在, 因为 r 与 (p-1)(q-1) 互质, 用辗转相除法就可以得到了..... 再来, 计算 n = pq....... m, n 这两个数便是 publi ...
游戏 可以在Linux文本界面下运行的华容道游戏(C+ ncurses库)。
可以在Linux文本界面下运行的华容道游戏(C+ ncurses库)。