搜索结果

找到约 6,526 项符合 门级 的查询结果

按分类筛选

显示更多分类

其他书籍 verilog入门知识以及练习题

verilog入门知识以及练习题,硬件描述语言是硬件设计人员和电子设计自动化工具之间的界面其主要目的是用来编写设计文件建立电子系统行为级的仿真 模型
https://www.eeworm.com/dl/542/358994.html
下载: 111
查看: 1074

其他 威盾泛域名解析器是一个 IIS 的 ISAPI 过滤器

威盾泛域名解析器是一个 IIS 的 ISAPI 过滤器,能实现单个 IP 捆绑解析多个泛域名。 同时也可以轻松解析无限自定义二级域名。是站长的好帮手。
https://www.eeworm.com/dl/534/385972.html
下载: 68
查看: 1071

DSP编程 仪器内部具有多变比的自升压电压互感器标准

仪器内部具有多变比的自升压电压互感器标准,准确度等级达到0.02级,可以在1200V和2400V的电压下准确检定电力电压互感器的误差。
https://www.eeworm.com/dl/516/407713.html
下载: 192
查看: 1053

VHDL/FPGA/Verilog 使用Libero提供的异步通信IP核实现UART通信

使用Libero提供的异步通信IP核实现UART通信,并附带仿真程序。UART设置为1位开始位,8位数据位,1位停止位,无校验。且UART发送自带2级FIFO缓冲,占用FPGA面积很小。
https://www.eeworm.com/dl/663/424884.html
下载: 110
查看: 1048

C/C++语言编程 C语言编写的计算器

这是一个用C语言编写的计算器。用户可以通过输入一串算式,可以包括加减乘除在内的四种基本运算,在加上括号,实现三种不同优先级的计算。
https://www.eeworm.com/dl/508706.html
下载: 1
查看: 60

技术资料 ABEL5.01

?开发GAL/PAL的软件,DOS界面进行行为级仿真,判断设计的可行性,验证模块的功能和设计的debug。然后是调试和分析环境中使用代码处理箱(verisure/for verilog) (VHDLCover/for VHDL)分析仿真结果,验证测试级别。
https://www.eeworm.com/dl/884565.html
下载: 6
查看: 4041

技术资料 ABEL5.0

 开发GAL/PAL的软件,DOS界面进行行为级仿真,判断设计的可行性,验证模块的功能和设计的 debug。然后是调试和分析环境中使用代码处理箱(verisure/for verilog) (VHDLCover /for VHDL)分析仿真结果,验证测试级别。
https://www.eeworm.com/dl/885248.html
下载: 3
查看: 8780

技术资料 KLM-8410A 变压器高后备保护测控装置

KLM-8410A 变压器高后备保护测控装置装置主CPU 采用32 位高可靠性工业级DSP 为主体,显示及人机界面采用独立的CPU 完成,集成电路采用工业品或
https://www.eeworm.com/dl/900395.html
下载: 2
查看: 8285

技术资料 基于模块化设计的嵌入式软件测试方法

分析嵌入式软件的特点,综述传统的软件测试方法;针对嵌入式软件的特点,提出嵌入式软件的四级测试流程和集成测试的测试模型, 并结合开发数控系统的实例进行分析。
https://www.eeworm.com/dl/904799.html
下载: 1
查看: 4300

技术资料 嵌入式全长CPU卡

FSC-1711VN 全球率先采用Intel 最新845DDR 系统芯片组设计的全长工业级CPU 板,支持400MHz 系统总线,Socket478 英特尔(r) 奔腾(tm)4 处理器,配备
https://www.eeworm.com/dl/906470.html
下载: 1
查看: 471