搜索结果
找到约 1,385 项符合
里程计 的查询结果
文件格式 计算分形维数的计盒算法
计算分形维数的计盒算法,用于边长相等的图像的算法
VHDL/FPGA/Verilog 基于EDA技术设计4位十进制数字频率计的系统方案
基于EDA技术设计4位十进制数字频率计的系统方案
VHDL/FPGA/Verilog 数字频率计VHDL程序与仿真 文件名:plj.vhd。 --功能:频率计。具有4位显示
数字频率计VHDL程序与仿真
文件名:plj.vhd。
--功能:频率计。具有4位显示,能自动根据7位十进制计数的结果,自动选择有效数据的
--高4位进行动态显示。小数点表示是千位,即KHz。
VHDL/FPGA/Verilog 四位十进制频率计设计 包含测频控制器(TESTCTL)
四位十进制频率计设计
包含测频控制器(TESTCTL),4位锁存器(REG4B),十进制计数器(CNT10)的原程序(vhd),波形文件(wmf ),包装后的元件(bsf)。顶层原理图文件(Block1.bdf)和波形。
单片机开发 实验箱整体布局及各实验模块框图.实验一、函数信号发生器,实验二、交实验四、扫频电源,流毫伏表,实验三、单片机低频信号发生器,实验五、频率计,实验十、二阶网络函数的模拟,实验十一、抽样定理
实验箱整体布局及各实验模块框图.实验一、函数信号发生器,实验二、交实验四、扫频电源,流毫伏表,实验三、单片机低频信号发生器,实验五、频率计,实验十、二阶网络函数的模拟,实验十一、抽样定理
VHDL/FPGA/Verilog 智能频率计 1. 频率测量范围为1Hz~1MHz 2. 当频率在1KHz以下时采用测周方法 其它情 况采用测频方法.二者之间自动转换 3. 测量结果显示在数码管上,单位可以是Hz
智能频率计
1. 频率测量范围为1Hz~1MHz
2. 当频率在1KHz以下时采用测周方法 其它情
况采用测频方法.二者之间自动转换
3. 测量结果显示在数码管上,单位可以是Hz(H)、
KHz(AH)或MHz(BH)。
4. 测量过程不显示数据,待测量结果结束后,直接显示结果。 ...
汇编语言 一个基于VHDL的有效位为8位的频率计
一个基于VHDL的有效位为8位的频率计,可以精确测量输入信号的频率
VHDL/FPGA/Verilog 数字频率计
数字频率计,七位计数,显示六位,带test模块
VHDL/FPGA/Verilog 本文十一个用VHDL频率计设计的方案描述
本文十一个用VHDL频率计设计的方案描述,该设计阐明了设计的思路,步骤以及设计的最终代码,设计方案十分详细,是您学习的必备辅助!
VHDL/FPGA/Verilog Verilog HDL下的4 位数字频率计控制模块源代码
Verilog HDL下的4 位数字频率计控制模块源代码