搜索结果
找到约 13,770 项符合
逻辑电路 的查询结果
按分类筛选
- 全部分类
- 学术论文 (185)
- 技术资料 (98)
- 单片机编程 (62)
- VHDL/FPGA/Verilog (37)
- 技术书籍 (35)
- 可编程逻辑 (31)
- VIP专区 (26)
- 其他书籍 (17)
- 模拟电子 (16)
- 其他 (14)
- 教程资料 (13)
- 单片机开发 (13)
- 电子书籍 (13)
- 电源技术 (11)
- 嵌入式/单片机编程 (10)
- 电子元器件应用 (9)
- 测试测量 (7)
- 教程资料 (6)
- 系统设计方案 (6)
- 精品软件 (6)
- 技术教程 (4)
- PCB相关 (4)
- 开发工具 (4)
- 软件设计/软件工程 (4)
- 其他文档 (3)
- 传感与控制 (3)
- 嵌入式综合 (3)
- 电子书籍 (3)
- 汇编语言 (3)
- 文章/文档 (3)
- 文件格式 (3)
- 电子技术 (3)
- 书籍 (3)
- 手册 (3)
- 电子基础 (2)
- 实用电子技术 (2)
- EDA相关 (2)
- 实用工具 (2)
- 教材/考试/认证 (2)
- 经验分享 (2)
- 工控技术 (2)
- 接口技术 (2)
- 操作系统开发 (2)
- 微处理器开发 (2)
- 人工智能/神经网络 (2)
- 设计相关 (2)
- VHDL/Verilog/EDA源码 (2)
- 论文 (2)
- 笔记 (2)
- 应用设计 (2)
- 其他 (2)
- MAX+plusⅡ (1)
- 应用电路 (1)
- FPGA (1)
- 行业应用文档 (1)
- 单片机相关 (1)
- ALTERA FPGA开发软件 (1)
- Genesis (1)
- Mentor (1)
- 无线通信 (1)
- ARM (1)
- 仿真技术 (1)
- 行业发展研究 (1)
- Linux/Unix编程 (1)
- 压缩解压 (1)
- 教育系统应用 (1)
- 其他嵌入式/单片机内容 (1)
- 书籍源码 (1)
- 电路设计 (1)
- 软件 (1)
- 电路图 (1)
- 源码 (1)
- 教程 (1)
VHDL/FPGA/Verilog 基于Verilog-HDL的硬件电路的实现 9.2 具有LCD显示单元的可编程单脉冲发生器 9.2.1 LCD显示单元的工作原理 9.2.2 显示逻辑设计的思路与流程 9.
基于Verilog-HDL的硬件电路的实现
9.2 具有LCD显示单元的可编程单脉冲发生器
9.2.1 LCD显示单元的工作原理
9.2.2 显示逻辑设计的思路与流程
9.2.3 LCD显示单元的硬件实现
9.2.4 可编程单脉冲数据的BCD码化
9.2.5 task的使用方法
9.2.6 for循环语句的使用方法
9.2.7 二进制数转换BCD码 ...
VHDL/FPGA/Verilog 基于Verilog-HDL的硬件电路的实现 9.7 步进电机的控制 9.7.1 步进电机驱动的逻辑符号 9.7.2 步进电机驱动的时序图 9.7.3 步进电机驱动的逻辑框图
基于Verilog-HDL的硬件电路的实现
9.7 步进电机的控制
9.7.1 步进电机驱动的逻辑符号
9.7.2 步进电机驱动的时序图
9.7.3 步进电机驱动的逻辑框图
9.7.4 计数模块的设计与实现
9.7.5 译码模块的设计与实现
9.7.6 步进电机驱动的Verilog-HDL描述
9.7.7 编译指令-"宏替换`define"的使用 ...
嵌入式/单片机编程 嵌入式系统外围接口电路的复杂可编程逻辑器件实现
嵌入式系统外围接口电路的复杂可编程逻辑器件实现
系统设计方案 数字电路第一章:与、或、非逻辑关系 复合逻辑关系 逻辑关系的描述
数字电路第一章:与、或、非逻辑关系 复合逻辑关系 逻辑关系的描述
文章/文档 介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计
介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车 ...
其他书籍 包含内容有1.逻辑代数基础 2逻辑函数的表示方式和化简 3中规模集成电路的分析和设计 4触发器及其简单应用电路 5同步时序电路的分析和设计 6常见的同步集成时序电路 7异步时序电路的分析和
包含内容有1.逻辑代数基础
2逻辑函数的表示方式和化简
3中规模集成电路的分析和设计
4触发器及其简单应用电路
5同步时序电路的分析和设计
6常见的同步集成时序电路
7异步时序电路的分析和设计
8数字逻辑技术的最新发展
是我们大学老师(这方面的专家)数字逻辑的课件,非常不错 ...
其他 本文件包是在MAX+plus II 软件环境下验证门电路的逻辑功能
本文件包是在MAX+plus II 软件环境下验证门电路的逻辑功能
嵌入式/单片机编程 本文详细分析了COOLRUNNER系列CPLD的结构,特点及功能,使用VHDL语言实现数字逻辑,实现了水下冲击波记录仪电路的数字电路部分.
本文详细分析了COOLRUNNER系列CPLD的结构,特点及功能,使用VHDL语言实现数字逻辑,实现了水下冲击波记录仪电路的数字电路部分.
压缩解压 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。
本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输 ...
单片机开发 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...