搜索结果
找到约 21,506 项符合
直接数字频率合成 的查询结果
按分类筛选
教程资料 基于ARM平台的等精度数字显示频率计的设计
基于ARM平台的等精度数字显示频率计的设计,已通过测试
模拟电子 电子设计大赛:波形合成与分解(包含所有电路图讲解、程序代码)(853594759)
全国大学生电子设计(课题:波形的合成与分解) 1 任务 设计制作一个具有产生多个不同频率的正弦信号,并将这些信号再合成为近似方波和三角波功能的电路。系统示意图如图1所示: 2要求 2.1 方波振荡器的信号经分频与滤波处理,同时产生频率为1kHz和3kHz与5kHz的正弦波信号,这三种信号应具有确定的相位关系;产生的信号波形 ...
电源技术 固定开关频率三电平PWM整流器直接功率控制
提出了一种固定开关频率的三电平PWM整流器的直接功率控制方法。该方法基于空间电压矢量调制,实现了动态过程中有功功率和无功功率的解耦控制。
数值算法/人工智能 多抽样率频率抽样FIR 数字滤波器设计
多抽样率频率抽样FIR 数字滤波器设计
matlab例程 直接下载即可。关于数字水印的matlab里程
直接下载即可。关于数字水印的matlab里程
VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
VHDL/FPGA/Verilog 这是我在学习过程中编的数字钟的原程序,含各种时钟模块,以及计数器,累加器等,可以直接下载,已经编译通过!
这是我在学习过程中编的数字钟的原程序,含各种时钟模块,以及计数器,累加器等,可以直接下载,已经编译通过!
VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF ...
单片机开发 此频率计是用单片机89C51和几块数字电路几个三极管
此频率计是用单片机89C51和几块数字电路几个三极管,和一个微波集成电路构成。可测量频率最高为2G!分辨力为1HZ!电路中R16---R27电阻阻值为1K。这文件包里有两符制作成功后的图片! 二个SCH。一个PCB文件。一个PDF文件。和一个程序HEX文件。制作的时候只要按线路板接好元件,然后把程序HEX文件烧写到单片机内,就可以调试 ...
DSP编程 DSP5410控制AIC23完成的数字录音机程序。下载后直接解压
DSP5410控制AIC23完成的数字录音机程序。下载后直接解压,为一完整工程文件。