搜索结果

找到约 1,311 项符合 照度计 的查询结果

VHDL/FPGA/Verilog 本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设 计

本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设 计,包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数 (N+0.5)分频、小数分频、分数分频以及积分分频。所有实现均可 通过 Synplify Pro 或 FPGA 生产厂商的综合器进行综合,形成可使 用的电路,并在 ModelSim 上进行验证。 ...
https://www.eeworm.com/dl/663/349872.html
下载: 81
查看: 1053

微处理器开发 用tms320c2812实现的高精度频率计

用tms320c2812实现的高精度频率计,用到了2812的很多资源(evtimer,cputimer,capture),包含显示部分,显示用的是128*64的lcd!
https://www.eeworm.com/dl/655/349908.html
下载: 27
查看: 1081

VHDL/FPGA/Verilog 等精度数字频率计 的一个工程---包括vhdl源程序和编译后产生的相关文件

等精度数字频率计 的一个工程---包括vhdl源程序和编译后产生的相关文件
https://www.eeworm.com/dl/663/350245.html
下载: 63
查看: 1049

VHDL/FPGA/Verilog 一路24位计数器,cpu可直接读写计数器的计数值.

一路24位计数器,cpu可直接读写计数器的计数值.
https://www.eeworm.com/dl/663/350789.html
下载: 76
查看: 1080

汇编语言 用汇编语言实现了精确频率计。实验已经通过

用汇编语言实现了精确频率计。实验已经通过
https://www.eeworm.com/dl/644/351166.html
下载: 33
查看: 1047

汇编语言 用汇编语言实现了数字频率计。实验已经通过

用汇编语言实现了数字频率计。实验已经通过,效果很好
https://www.eeworm.com/dl/644/351167.html
下载: 194
查看: 1097

单片机开发 环境测试仪的设计。该计环境测量系统能够充分发挥人性化的特质

环境测试仪的设计。该计环境测量系统能够充分发挥人性化的特质,利用SPCE061A的语音功能,配合传感器模组,实现带语音播报功能的环境测试。
https://www.eeworm.com/dl/648/351563.html
下载: 112
查看: 1044

其他嵌入式/单片机内容 利用8051的定时器用来计数作为频率计的基础。测频范围是1--10000HZ

利用8051的定时器用来计数作为频率计的基础。测频范围是1--10000HZ
https://www.eeworm.com/dl/687/351670.html
下载: 53
查看: 1063

单片机开发 FIQ有FIQ_PWM、FIQ_TMA和FIQ_TMB三个中断源,当定时器A或B计满溢出时产生中断请求信号TA_TIMEOUT_INT或TA_TIMEOUT_INT,CPU响应后进入中断执行相应的子程

FIQ有FIQ_PWM、FIQ_TMA和FIQ_TMB三个中断源,当定时器A或B计满溢出时产生中断请求信号TA_TIMEOUT_INT或TA_TIMEOUT_INT,CPU响应后进入中断执行相应的子程序控制二极管发光。A口的低四位接LED灯,B口的低四位接LED灯.
https://www.eeworm.com/dl/648/352354.html
下载: 161
查看: 1096

VHDL/FPGA/Verilog 8位十六进制频率计设计 根据频率的定义和频率测量的基本原理

8位十六进制频率计设计 根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1s的输入信号脉冲计数允许信号;1s计数结束后,计数值被锁入锁存器,计数器清零,为下一测频计数周期做好准备。测频控制信号可由一个独立的发生器(FTCTRL)来产生。 ...
https://www.eeworm.com/dl/663/353706.html
下载: 80
查看: 1082