搜索结果
找到约 14,089 项符合
数字移相 的查询结果
按分类筛选
VHDL/FPGA/Verilog Ve一个简单的数字电子密码锁
Ve一个简单的数字电子密码锁,密码为4 位。
功能 密码输入:每按下一个键,要求在数码管上显示,并依次左移; 密码清除:清除密码输入,并将输入置为”0000”;密码修改:将当前输入设为新的密码;上锁和开锁.
数学计算 计算出π的值 用0~9这10个数字组成一些五位数字
计算出π的值
用0~9这10个数字组成一些五位数字,要求使用的数字不能重复,
然后在这些数字中找到那些相除的结果接近π的组合
编辑器/阅读器 中文元数据标准框架及其应用 元数据的广泛应用是因现代信息资源处理上的两大挑战而发展起来的 一是数字资源 逐渐成为信息资源的主流 而这些资源从产生 存档 管理到使用都远远不同于传统的纸 介质文献
中文元数据标准框架及其应用
元数据的广泛应用是因现代信息资源处理上的两大挑战而发展起来的 一是数字资源
逐渐成为信息资源的主流 而这些资源从产生 存档 管理到使用都远远不同于传统的纸
介质文献 二是网络和数字化技术使信息的发表既快又便捷 由此而来的海量信息要求有
能与现代计算机技术和网络环境相适应的方便 快捷 ...
系统设计方案 在总结前人提出的一些锁相环仿真模型的基础上
在总结前人提出的一些锁相环仿真模型的基础上,用Matlab语言构建了一种新的适用于全数字仿真模型。
VHDL/FPGA/Verilog 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单 ...
软件设计/软件工程 介绍了一种基于锁频锁相环(FPLL)的载波跟踪算法。频率跟踪模块可以适应较大动态范围的频率变化
介绍了一种基于锁频锁相环(FPLL)的载波跟踪算法。频率跟踪模块可以适应较大动态范围的频率变化,基于软件的数控振荡器(NCO)模块可以达到极高的频率跟踪精度。由于有锁频环的频率牵引,锁相环路滤波器可以设计得很窄,具有很好的抑噪性能,满足精确跟踪载波相位的要求。因此,该基于FPLL的载波跟踪算法可以适应信号存在较大 ...
其他书籍 一种二相码信号多普勒补偿方法的研究与实现
一种二相码信号多普勒补偿方法的研究与实现,并实现一种基于数字动目标检测
(DM TD)的二相码信号多普勒补偿方法
其他书籍 UV 双光谱图像融合目前在国内外仍处于起步阶段, 在设计方案上的优越性、稳定性、功耗、算法的优化等方面需要解决的问题仍有许多。将目前的优秀图像匹配算法、图像融合算法用于实践, 与高性能的数字信号处理
UV 双光谱图像融合目前在国内外仍处于起步阶段, 在设计方案上的优越性、稳定性、功耗、算法的优化等方面需要解决的问题仍有许多。将目前的优秀图像匹配算法、图像融合算法用于实践, 与高性能的数字信号处理
相结合, 开发能实时或准实时图像融合功能的系统对我国军事技术乃至民用技术领域有着重要意义。 ...
数据结构 八 方块移动游戏要求从一个含8个数字(用1-8表示)的方块以及一个空格方块(用0表示)的3x3矩阵的起始状态开始
八 方块移动游戏要求从一个含8个数字(用1-8表示)的方块以及一个空格方块(用0表示)的3x3矩阵的起始状态开始,不断移动该空格方块以使其和相邻的方 块互换,直至达到所定义的目标状态。空格方块在中间位置时有上、下、左、右4个方向可移动,在四个角落上有2个方向可移动,在其他位置上有3个方向可移 动。例如,假设一个3x ...