搜索结果
找到约 98,571 项符合
数字时钟程序 的查询结果
按分类筛选
VHDL/FPGA/Verilog 在xilinx的ise环境下用vhdl编写的一个时钟程序。
在xilinx的ise环境下用vhdl编写的一个时钟程序。
matlab例程 用matlab编写的实现RBF手写的数字识别程序,
用matlab编写的实现RBF手写的数字识别程序,
Java编程 openmap java写的开源数字地图程序. 用applet实现,可以像google map 那样放大缩小地图.
openmap
java写的开源数字地图程序.
用applet实现,可以像google map 那样放大缩小地图.
汇编语言 一个很好用的时钟程序
一个很好用的时钟程序,走时精确
VHDL/FPGA/Verilog 使用Verilog语言编写的数字钟程序.有慢校时,快校时,闹钟等功能.
使用Verilog语言编写的数字钟程序.有慢校时,快校时,闹钟等功能.
VHDL/FPGA/Verilog 此文件是FPGA中数字时钟开发
此文件是FPGA中数字时钟开发,包括时钟的分拼 ,备品
单片机开发 自己以MSP430F149硬件开发板为依托c语言 写的定时时钟程序
自己以MSP430F149硬件开发板为依托c语言
写的定时时钟程序,可以实现准确时钟和智能校表功能
汇编语言 一个简单的时钟程序!真的十分简单。简单得不得了。
一个简单的时钟程序!真的十分简单。简单得不得了。
VHDL/FPGA/Verilog 用VHDL语言写的时钟程序。采用模块化编程。可在EPM7128芯片上下载。编译环境可用Maxplus或Quartus。
用VHDL语言写的时钟程序。采用模块化编程。可在EPM7128芯片上下载。编译环境可用Maxplus或Quartus。
VHDL/FPGA/Verilog 采用MaxPlusII写的一个小时钟程序
采用MaxPlusII写的一个小时钟程序,也是供初学参考。呵呵。注///版主,开发环境里面没有MaxPlusII.