搜索结果
找到约 24,500 项符合
压频变换器 的查询结果
matlab例程 电子通信系统的建模与仿真 第4章 电子线路仿真试验 4.1 信号合并 4.2 微积分 4.3 触发器 4.4 分频器 4.5 使能开关 4.6 编程开关 4.7 移位寄存器
电子通信系统的建模与仿真
第4章 电子线路仿真试验
4.1 信号合并
4.2 微积分
4.3 触发器
4.4 分频器
4.5 使能开关
4.6 编程开关
4.7 移位寄存器
4.8 整流电路
4.9 驻波演示
4.10 超外差式接收机
VHDL/FPGA/Verilog 该源码为VHDL语言编写的分频器
该源码为VHDL语言编写的分频器,在W-4b教学平台上通过验证
嵌入式/单片机编程 主要介绍一种基于Philips公司的MF RC500的射频识别读写器的设计:首先介绍系统的组成以及MF RC500的特性
主要介绍一种基于Philips公司的MF RC500的射频识别读写器的设计:首先介绍系统的组成以及MF RC500的特性,接着给出天线的设计规范,最后给出MCU 89C52与MF RC500的接口原理图、对Mifare卡操作流程以及及读卡的程序。
VHDL/FPGA/Verilog 用VERILOG HDL实现的任意 频率分频器源代码
用VERILOG HDL实现的任意 频率分频器源代码,是一个通用的程序
其他 一个很好的关于时频分析的软件包。大家下载后直接解压就可以使用了。
一个很好的关于时频分析的软件包。大家下载后直接解压就可以使用了。
VHDL/FPGA/Verilog 本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设 计
本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设
计,包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数
(N+0.5)分频、小数分频、分数分频以及积分分频。所有实现均可
通过 Synplify Pro 或 FPGA 生产厂商的综合器进行综合,形成可使
用的电路,并在 ModelSim 上进行验证。 ...
其他嵌入式/单片机内容 利用8051的定时器用来计数作为频率计的基础。测频范围是1--10000HZ
利用8051的定时器用来计数作为频率计的基础。测频范围是1--10000HZ
RFID编程 在射频识别RFID芯片设计中用到的miller解码器设计
在射频识别RFID芯片设计中用到的miller解码器设计
VHDL/FPGA/Verilog 数控分频器的设计数控分频器的功能就是当在输入端给定不同输入数据时
数控分频器的设计数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与预置数加载输入信号相接即可。 ...