搜索结果

找到约 41,321 项符合 功能仿真 的查询结果

按分类筛选

显示更多分类

VHDL/FPGA/Verilog 用verilog实现滤波器的功能

用verilog实现滤波器的功能,通过软件综合仿真,在利用FPGA实现
https://www.eeworm.com/dl/663/142036.html
下载: 54
查看: 1100

驱动编程 WDM类型的DMA驱动程序,有的同学在写驱动的时候,可能没有DMA硬件支持,所以,此DMA程序仿真了DMA的请求过程,可以不用硬件的支持,里面用了一个计数器中断来表示DMA请求,然后由DMA驱动来完成

WDM类型的DMA驱动程序,有的同学在写驱动的时候,可能没有DMA硬件支持,所以,此DMA程序仿真了DMA的请求过程,可以不用硬件的支持,里面用了一个计数器中断来表示DMA请求,然后由DMA驱动来完成DMA功能.
https://www.eeworm.com/dl/618/153736.html
下载: 168
查看: 1048

DSP编程 综合仿真程序

综合仿真程序,含全加,解码,滤波等多种功能 Verilog语言
https://www.eeworm.com/dl/516/162707.html
下载: 38
查看: 1012

VHDL/FPGA/Verilog 实现了串行通信接口的全部功能

实现了串行通信接口的全部功能,符合RS-232-C标准的完整UART模块源代码,中文注解,清晰易懂,经过严格仿真测试,绝对好用。
https://www.eeworm.com/dl/663/167196.html
下载: 188
查看: 1067

通讯/手机编程 超宽带系统链路matlab仿真程序 超宽带系统简单仿真平台

超宽带系统链路matlab仿真程序 超宽带系统简单仿真平台,有简单界面.包括可替换的脉冲成型(半余弦脉冲)、IEEE802.15.3a的修正SV信道、最大似然信道估计、Rake接收机等模块,可以实现monte carlo仿真求误码率。可添加多址接入、编码等功能(维特比编解码、帧同步的程序由本人同学编写)。入口主程序uwbsim.m 编解码程序 ...
https://www.eeworm.com/dl/527/181565.html
下载: 155
查看: 1083

手机彩信(MMS)编程 使用java实现了模拟彩信中心的功能。本压缩包含有运行程序所需的所有类库

使用java实现了模拟彩信中心的功能。本压缩包含有运行程序所需的所有类库,以及详细的使用说明文档。这是个相当不错的彩信中心仿真程序。
https://www.eeworm.com/dl/676/182630.html
下载: 76
查看: 1061

汇编语言 乒乓球游戏机实验报告实验人: 大火虎设计课题: 用VHDL设计一个乒乓球游戏机,用开关来摸拟球手及裁判,用LED来模拟乒乓球,采用每局十一球赛制,比分由七段显示器显示. 设计思路: 采用按功能分块,将

乒乓球游戏机实验报告实验人: 大火虎设计课题: 用VHDL设计一个乒乓球游戏机,用开关来摸拟球手及裁判,用LED来模拟乒乓球,采用每局十一球赛制,比分由七段显示器显示. 设计思路: 采用按功能分块,将整个电路分成若干子程序,利用不同的子程序来实现记分,显示,键盘控制。设计过程: 1) 对4MHZ信号进行分频,得到所需的1HZ,及 ...
https://www.eeworm.com/dl/644/188351.html
下载: 51
查看: 1346

书籍源码 使用VHDL语言编写的简单8位流水线CPU 它有六级流水功能

使用VHDL语言编写的简单8位流水线CPU 它有六级流水功能,通过仿真 可以下载到实验箱,也有波形仿真
https://www.eeworm.com/dl/532/190175.html
下载: 194
查看: 1040

通讯/手机编程 自己编写的超宽带系统简单仿真平台

自己编写的超宽带系统简单仿真平台,有简单界面.包括可替换的脉冲成型(半余弦脉冲)、IEEE802.15.3a的修正SV信道、最大似然信道估计、Rake接收机等模块,可以实现monte carlo仿真求误码率。可添加多址接入、编码等功能(维特比编解码、帧同步的程序由本人同学编写)。入口主程序uwbsim.m 编解码程序:bin2deci.m;bini2dec ...
https://www.eeworm.com/dl/527/194479.html
下载: 20
查看: 1055

VHDL/FPGA/Verilog 基于Verilog-HDL的硬件电路的实现 9.1 简单的可编程单脉冲发生器   9.1.1 由系统功能描述时序关系   9.1.2 流程图的设计   9.1.3 系统功能描述   

基于Verilog-HDL的硬件电路的实现 9.1 简单的可编程单脉冲发生器   9.1.1 由系统功能描述时序关系   9.1.2 流程图的设计   9.1.3 系统功能描述   9.1.4 逻辑框图   9.1.5 延时模块的详细描述及仿真   9.1.6 功能模块Verilog-HDL描述的模块化方法   9.1.7 输入检测模块的详细描述及仿真   9.1.8 计 ...
https://www.eeworm.com/dl/663/197552.html
下载: 137
查看: 1254