找到约 2,470 条结果
www.eeworm.com
本论文讨论的就是基于Xilinx的ViterxII系列芯片,IEEE802.16a协议物理层纠错编码实现算法的研究。
2023-11-01 01:10:01
下载 3
查看 1,147
www.eeworm.com
从结构上讲,《Verilog HDL程序设计与实践》以Verilog HDL的各方面开发为主线,遵照硬件应用系统开发的基本步骤和思路进行详细讲解,并穿插介绍ISE开发工具的操作技巧与注意事项,具备很强的可读性
2013-11-22 18:00:02
下载 80
查看 1,128
www.eeworm.com
从结构上讲,《Verilog HDL程序设计与实践》以Verilog HDL的各方面开发为主线,遵照硬件应用系统开发的基本步骤和思路进行详细讲解,并穿插介绍ISE开发工具的操作技巧与注意事项,具备很强的可读性
2013-11-21 21:52:02
下载 70
查看 1,080
www.eeworm.com
在硬件设计的基础上,本论文按照自顶向下的设计方法,采用可综合的代码风格,在集成开发软件ISE6.1中完成了AES协处理器各个功能模块的VerilogHDL代码的编写,并在ISE中调用第三方软件Modelsim
2023-11-01 11:20:02
下载 5
查看 9,793
www.eeworm.com
在硬件设计的基础上,本论文按照自顶向下的设计方法,采用可综合的代码风格,在集成开发软件ISE6.1中完成了AES协处理器各个功能模块的VerilogHDL代码的编写,并在ISE中调用第三方软件Modelsim
2024-01-06 19:00:01
下载 2
查看 7,514
www.eeworm.com
最后利用VerilogHDL语言对其中的主要模块进行编程设计,并在Xilinx公司的集成开发工具ISE6.1中进行仿真,仿真平台为Spartan-3系列中的XC3S1000芯片。
2013-06-21 09:10:01
下载 98
查看 1,078
www.eeworm.com
DSP芯片采用的是TI公司的C6416,FPGA芯片采用的是Xilinx公司的XC2V2000FG676,既兼顾速度和灵活性,又具有较强的通用性。
2013-04-24 16:38:36
下载 88
查看 1,085
www.eeworm.com
然后通过MATLAB仿真选择合适的参数,再在Xilinx公司的ISE10.0开发环境下,编写Verilog程序完成了数字下变频器中 NCO、CIC积分梳状滤波抽取器、HB滤波器和FIR滤波器等关键模块设计
2023-06-03 01:50:18
下载 3
查看 6,844
www.eeworm.com
最后利用VerilogHDL语言对其中的主要模块进行编程设计,并在Xilinx公司的集成开发工具ISE6.1中进行仿真,仿真平台为Spartan-3系列中的XC3S1000芯片。
2023-06-24 08:00:34
下载 5
查看 7,544
www.eeworm.com
本文在大量阅读前人研究文献的基础上,深入理解其算法,提出针对DAB卷积码译码算法的合理结构,应用CSP理论分别对其每一个模块进行描述、验证,最后采用Xilinx公司的ISE开发工具为系统开发平台,在这个平台上完成模块的
2023-09-27 21:00:01
下载 8
查看 2,479
www.eeworm.com
DSP芯片采用的是TI公司的C6416,FPGA芯片采用的是Xilinx公司的XC2V2000FG676,既兼顾速度和灵活性,又具有较强的通用性。
2024-03-10 23:50:01
下载 8
查看 9,175
www.eeworm.com
在这个网页上,ZC702开发板上挂linux并且通过HDMI接口显示图形甚至linux图形界
面,而且能接鼠标键盘正常操作,甚至上网,跟一台电脑一样没区别,都可以在xilinx
2022-08-16 11:10:02
下载 3
查看 9,633
www.eeworm.com
本文采用Xilinx公司的Spartan-Ⅲ系列芯片,根据JPEG 2000推荐无损提升小波算法和有损提升小波算法,设计图像压缩系统的小波变换模块。
2013-06-08 06:40:02
下载 80
查看 1,257
www.eeworm.com
本文采用Xilinx公司的Spartan-Ⅲ系列芯片,根据JPEG 2000推荐无损提升小波算法和有损提升小波算法,设计图像压缩系统的小波变换模块。
2023-10-06 02:40:01
下载 9
查看 8,232
www.eeworm.com
最后通过在ISE平台上编写Verilog硬件描述语言,对SATA协议中帧结构数据进行仿真,验证该CRC32并行算法能够满足SATA接口实时处理的要求。
2013-11-16 20:16:01
下载 188
查看 1,059
www.eeworm.com
2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接
The I/Os in Xilinx
2013-11-19 06:52:01
下载 111
查看 1,240
www.eeworm.com
软件采用Xilinx SDK工具集进行开发,通过在PC上分别模拟终端和基站进行测试,终端和基站能够成功接收到正确的RRC消息。实验结果表明,该系统能够成功的建立RRC连接,达到了设计的要求。
2013-11-19 10:48:01
下载 114
查看 1,143
www.eeworm.com
基于Xilinx spartan-6 FPGA进行了验证。结果表明该电路可以抑制90 ?滋s以下的外部干扰信号,并能正确产生系统所需的复位信号。
2014-12-29 20:45:01
下载 70
查看 1,114
www.eeworm.com
2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接
The I/Os in Xilinx
2013-11-06 12:00:01
下载 28
查看 1,166
www.eeworm.com
在本文中,我将向你解释怎样能在追求更高系统级性能的过程中受益于Xilinx® 的Virtex™ -5 FPGA构建模块,特别是新的ExpressFabric™ 技术。
2015-08-29 10:11:02
下载 148
查看 1,082