找到约 1,077 条结果
www.eeworm.com
最后,研究了Tuxbo码译码器几项最新技术,如滑动窗译码,归一化处理,停止迭代技术结合流水线电路设计,将改进后的译码器与先前设计的译码器分别在ISE开发环境中针对目标器件xilinx Virtex-Ⅱ500
2024-03-05 01:40:01
下载 8
查看 8,495
www.eeworm.com
在快速傅立叶变换的实现上,首先确定了采用基2按时间抽取的方法作为实现算法;应用型号为XC3S400的FPGA芯片,依靠ISE8.1软件开发平台,用硬件语言编写了精度为10位,序列长度为512点的快速傅里叶变换程序
2024-04-05 20:20:01
下载 2
查看 6,355
www.eeworm.com
21.无绳电话机上常见的英文是什么?
2013-11-05 21:12:01
下载 196
查看 1,122
www.eeworm.com
它们的优缺点是什么?
如何解释它们的输出?本书将使你能够选择并正确应⽤最适合你的机器学习项⽬的解释⽅法。
2021-02-08 21:29:33
下载 5
查看 113
www.eeworm.com
最权威的是网上流传的04版Synopsys公司的培训教程,此外就是各个论坛上零星的技术贴,这给使用者尤其是初学者带来许多困惑和不便,经常在论坛或讨论群中有使用者在问,这个参数适什么含义,如何设置,仿真出现这样的错误信息是什么问题造成的
2022-03-29 13:30:02
下载 16
查看 8,351
www.eeworm.com
随着社会的发展,电子技术已经不是什么神秘的东西了,人们天天都在和它打交道。在今天的时代,它正飞速地向前发展,面貌日新月异。它产生的种种效果强烈地吸引着青少年和其他初学的电子爱好者。
2022-06-23 20:00:02
下载 8
查看 10,045
www.eeworm.com
因为通常的C++教材都只会介绍C++的语法什么
的,很少会告诉我们如何去编译、运行,告诉我们什么是控制台程序,什么事Win
程序,什么是GUI程序,C++能干什么,VC和C++的区别是什么。
2022-09-06 13:50:02
下载 6
查看 509
www.eeworm.com
首先根据UART和蓝牙主机控制器接口的实现原理和设计指标要求进行系统设计,对系统划分模块以及各个模块的信号连接;然后进行模块设计,设计出每个模块的功能,并用VHDL语言编写代码来实现模块功能;再使用ISE8.2I
2013-07-13 13:40:01
下载 181
查看 1,142
www.eeworm.com
最后利用VerilogHDL语言对其中的主要模块进行编程设计,并在Xilinx公司的集成开发工具ISE6.1中进行仿真,仿真平台为Spartan-3系列中的XC3S1000芯片。
2013-06-21 09:10:01
下载 98
查看 1,078
www.eeworm.com
首先根据UART和蓝牙主机控制器接口的实现原理和设计指标要求进行系统设计,对系统划分模块以及各个模块的信号连接;然后进行模块设计,设计出每个模块的功能,并用VHDL语言编写代码来实现模块功能;再使用ISE8.2I
2013-04-24 16:38:35
下载 108
查看 1,094
www.eeworm.com
本文研究的系统分别在Matlab、ISE、Modelsim、Visual DSP++、ChipScope Pro等软件中进行了仿真和验证,并已交付使用。
2013-04-24 16:38:36
下载 88
查看 1,085
www.eeworm.com
然后通过MATLAB仿真选择合适的参数,再在Xilinx公司的ISE10.0开发环境下,编写Verilog程序完成了数字下变频器中 NCO、CIC积分梳状滤波抽取器、HB滤波器和FIR滤波器等关键模块设计
2023-06-03 01:50:18
下载 3
查看 6,844
www.eeworm.com
最后利用VerilogHDL语言对其中的主要模块进行编程设计,并在Xilinx公司的集成开发工具ISE6.1中进行仿真,仿真平台为Spartan-3系列中的XC3S1000芯片。
2023-06-24 08:00:34
下载 5
查看 7,544
www.eeworm.com
根据以上研究,本文利用FPGA开发平台ISE完成了上述数字锁相环(DPLL)和数字PI控制器的综合设计。
2023-09-15 18:50:01
下载 4
查看 7,141
www.eeworm.com
根据以上研究,本文利用FPGA开发平台ISE完成了上述数字锁相环(DPLL)和数字PI控制器的综合设计。
2023-09-24 04:30:01
下载 7
查看 5,822
www.eeworm.com
本文在大量阅读前人研究文献的基础上,深入理解其算法,提出针对DAB卷积码译码算法的合理结构,应用CSP理论分别对其每一个模块进行描述、验证,最后采用Xilinx公司的ISE开发工具为系统开发平台,在这个平台上完成模块的
2023-09-27 21:00:01
下载 8
查看 2,479
www.eeworm.com
3.在理论分析的基础上,完成了系统核心单元带宽可变FFT分路器基于ISE仿真平台的FPGA设计和功能仿真。
2023-09-28 21:20:01
下载 7
查看 2,112
www.eeworm.com
根据以上研究,本文利用FPGA开发平台ISE完成了上述数字锁相环(DPLL)和数字PI控制器的综合设计。
2023-10-01 01:00:01
下载 3
查看 1,802
www.eeworm.com
首先根据UART和蓝牙主机控制器接口的实现原理和设计指标要求进行系统设计,对系统划分模块以及各个模块的信号连接;然后进行模块设计,设计出每个模块的功能,并用VHDL语言编写代码来实现模块功能;再使用ISE8.2I
2023-10-02 15:40:02
下载 5
查看 5,946
www.eeworm.com
首先根据UART和蓝牙主机控制器接口的实现原理和设计指标要求进行系统设计,对系统划分模块以及各个模块的信号连接;然后进行模块设计,设计出每个模块的功能,并用VHDL语言编写代码来实现模块功能;再使用ISE8.2I
2024-03-03 22:50:01
下载 1
查看 982