找到约 7,690 条结果
www.eeworm.com
宿舍管理,查询模块,添加,删除;
登录模块
用户注册
登录的前提是注册(如上图),上面就是注册模块,注册完毕以后登录,就可以享受查询等其他功能;
下面是登录后显示的信息,提示你成功登录,并且告诉用户是什么时候注册和目前是第几次查看网页
2016-01-18 10:48:02
下载 127
查看 1,070
www.eeworm.com
我们想通过说它不是什么东西的方法来描述它,它不是一组用于台式机 Java应用程序规范,如果你再观察仔细一些,你会发现所有的 J2ME组件都围绕一个中心,这些中心被称为configuration(配置 ,
2014-06-17 03:59:16
下载 94
查看 1,061
www.eeworm.com
2.自动控制系统的两种常用控制方式是什么? (填空)
开环控制和闭环控制
3.开环控制和闭环控制的概念?
2021-09-17 21:57:21
下载 1
查看 164
www.eeworm.com
第1章Python简介
本章主要讲解在开始学习Python之前,所需要了解到的Python的一些基本概念,包括Python是什么,Python的特点和常见的用途,以及Python
2022-07-20 05:00:02
下载 7
查看 8,043
www.eeworm.com
秒针的分辨率是秒,眼睛
反应快的,通过秒针在秒间的空格,我们甚至能分辨至约0.3秒,这是三针式机
械指针手表都可以做到的;而精度是什么
2022-08-16 04:00:02
下载 10
查看 1,159
www.eeworm.com
但
是什么时候能心潮澎湃地、相当着急地开始学STM32?日子在一天
一天过去!你开始行动了吗?没有行动的思索,永远都不可能入门!把这些时间
用来看书吧,效果能好一万倍。
2022-09-22 09:40:01
下载 9
查看 2,369
www.eeworm.com
采用半桥式开关电源作为LED显示屏驱动电源的基本拓扑,完成了EMI滤波器、主电路和控制驱动电路的设计工作:利用FPGA和VHDL语言设计了基于PWM技术的闭环反馈控制,实现了恒压电源的基本要求;并在电源输出整流侧采用同步整流的设计方案
2013-06-23 17:00:01
下载 111
查看 1,124
www.eeworm.com
首先阐述了模糊控制的理论基础,重点介绍了双输入单输出的模糊控制算法;然后在简单介绍FPGA结构和VHDL语言的基础上,采用自项向下的设计方法,应用主流EDA工具进行模糊控制各模块的设计,并对每个模块进行仿真
2013-06-07 14:10:02
下载 72
查看 1,117
www.eeworm.com
此外,该出版物区别于其它出版物还有:
*对算法和电路的单独处理 - 对于软件和硬件实现更有用的表示
*完整的可执行和可合成的VHDL模型可在本书的伴随网站上,允许读者生成可合成的描述
2022-08-16 21:30:02
下载 4
查看 8,979
www.eeworm.com
ASIC,ApplicationSpecificIntegratedCircuit)及现场可编程门阵列(FPGA,FieldProgrammableGateArray)的设计方法及其典型的设计流程,并对VHDL
2023-06-15 08:30:04
下载 1
查看 2,902
www.eeworm.com
采用半桥式开关电源作为LED显示屏驱动电源的基本拓扑,完成了EMI滤波器、主电路和控制驱动电路的设计工作:利用FPGA和VHDL语言设计了基于PWM技术的闭环反馈控制,实现了恒压电源的基本要求;并在电源输出整流侧采用同步整流的设计方案
2023-06-29 11:00:02
下载 8
查看 7,967
www.eeworm.com
论文的主要工作是测试仪FPGA部分的设计实现,包括以下几个方面: @@ 1、提出了设计思路:详细分析了预期被测设备的接口种类、数据帧结构特点,最终给出了测试仪的设计结构; @@ 2、设计实现了信码发送:用硬件描述语言VHDL
2023-09-26 04:10:01
下载 5
查看 5,904
www.eeworm.com
MATLAB/Simulink库建立BLDCM本体模块,采用SG建立需要FPGA实现的控制功能模块,通过SG的Gateway模块实现SG与Simulink之间的无缝整合,在利用SG设计复杂算法的基础上,采用VHDL
2023-10-12 03:40:02
下载 10
查看 9,829
www.eeworm.com
首先阐述了模糊控制的理论基础,重点介绍了双输入单输出的模糊控制算法;然后在简单介绍FPGA结构和VHDL语言的基础上,采用自项向下的设计方法,应用主流EDA工具进行模糊控制各模块的设计,并对每个模块进行仿真
2023-10-31 10:50:01
下载 3
查看 7,000
www.eeworm.com
确定在关键方程的计算中采用一种新改进的BM算法,然后提出了基于复数基的有限域快速并行乘法器和利用幂指数相减进行除法计算的有限域除法器,通过这些优化方法提高了RS译码器的速度,减少了译码延时和硬件资源使用,最后利用VHDL
2013-06-29 14:20:01
下载 124
查看 1,149
www.eeworm.com
设计采用VHDL语言描述,并使用电子设计自动化(EDA)工具进行了模拟和验证。
2013-04-24 16:38:25
下载 104
查看 1,115
www.eeworm.com
文章从浮点加法器算法和电路实现的角度给出设计方法,通过VHDL语言在QuartusII中进行设计和验证,此加法器通过状态机控制运算,有效地降低了功耗,提高了速度,改善了性能。
2014-01-19 00:32:01
下载 110
查看 1,137
www.eeworm.com
该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明,该快速同步算法建立时间短、同步稳定可靠。
2013-10-21 19:20:01
下载 154
查看 1,143
www.eeworm.com
该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明,该快速同步算法建立时间短、同步稳定可靠。
2013-10-27 07:24:01
下载 123
查看 1,109
www.eeworm.com
各模块的VHDL语言描述如下:
2015-08-18 20:14:01
下载 95
查看 1,063