找到约 6,724 条结果
www.eeworm.com
实现数控振荡器(DNO,即DDS)的原理、电路结构,重点介绍了DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的FIEX1OK系列FPGA芯片EPF10K20TC144-4芯片进行直接数字频率合成的VHDL
2013-04-24 16:38:35
下载 166
查看 1,216
www.eeworm.com
最后对滞环控制算法进行了模块划分,将其划分为PI算法模块,限幅与指令电流生成模块,滞环比较模块,PWM脉冲生成及死区保护模块,AD控制及数据储存模块,并在Quartus II软件环境下,使用VHDL语言通过编程实现模块化设计
2013-04-24 16:38:35
下载 198
查看 1,200
www.eeworm.com
论文介绍了FPGA技术的发展和应用,包括VHDL语言的基本语法结构和FPGA器件的开发设计流程等等。
2013-04-24 16:38:35
下载 143
查看 1,120
www.eeworm.com
2、利用VerilogHDL语言非常容易掌握,功能比VHDL更强大的特点,可以在设计时不断修改程序,来适用不同规模的应用,而且采用Verilog输入法与工艺性无关,利用系统设计时对芯片的要求,施加不同的约束条件
2013-04-24 16:38:35
下载 32
查看 1,099
www.eeworm.com
本设计使用VHDL描述,在此基础之上采用专门的综合软件对设计进行了综合优化,在FPGA芯片EP1K100上得以实现。
2013-04-24 16:38:37
下载 28
查看 1,126
www.eeworm.com
并应用硬件描述(VHDL)语言在QuartusⅡ4.0环境下设计了各软件模块和功能仿真。
2013-04-24 16:38:40
下载 98
查看 1,219
www.eeworm.com
本课题的设
计就是采用VHDL 描述, 基于FPGA 来实现的。
2013-12-03 21:41:02
下载 145
查看 1,084
www.eeworm.com
本课题的设
计就是采用VHDL 描述, 基于FPGA 来实现的。
2014-02-22 04:00:17
下载 103
查看 1,095
www.eeworm.com
水声信号数据采集控制的核心是FPGA,时序电路的设计采用VHDL语言实现。主要任务是控制ADC与FIFO的工作时序相互配合,实现水声信号的高速采集与存储。
2022-06-04 14:30:02
下载 5
查看 3,116
www.eeworm.com
2、基于FPGA,采用了并行和串行的设计方案,分别实现了4阶线性FIR低通滤波器和16阶FIR低通滤波器,在设计中都采用了层次化、模块化的设计思想,将整个滤波器划分为多个功能模块,利用 VHDL语言设计方式进行了各个功能模块的设计
2023-06-11 09:10:15
下载 7
查看 3,817
www.eeworm.com
2、利用VerilogHDL语言非常容易掌握,功能比VHDL更强大的特点,可以在设计时不断修改程序,来适用不同规模的应用,而且采用Verilog输入法与工艺性无关,利用系统设计时对芯片的要求,施加不同的约束条件
2023-06-12 14:30:06
下载 6
查看 9,372
www.eeworm.com
最后对滞环控制算法进行了模块划分,将其划分为PI算法模块,限幅与指令电流生成模块,滞环比较模块,PWM脉冲生成及死区保护模块,AD控制及数据储存模块,并在Quartus II软件环境下,使用VHDL语言通过编程实现模块化设计
2023-06-12 22:10:21
下载 6
查看 1,840
www.eeworm.com
作为下一代的设计验证语言,它结合了现代的设计和验证环境,通过结合Verilog语言、VHDL语言、C*+语言,以及验证平台语言和断言语言的最佳特性,将硬件描述语言(HDL)与现代的高级验证语言(HVL)
2023-09-03 16:50:01
下载 4
查看 3,985
www.eeworm.com
最后对滞环控制算法进行了模块划分,将其划分为Pl算法模块,限幅与指令电流生成模块,滞环比较模块,PWM脉冲生成及死区保护模块,AD控制及数据储存模块,并在Quartus IⅡ软件环境下,使用VHDL语言通过编程实现模块化设计
2023-09-04 07:20:01
下载 1
查看 5,602
www.eeworm.com
并应用硬件描述(VHDL)语言在QuartusⅡ4.0环境下设计了各软件模块和功能仿真。
2023-09-23 16:30:02
下载 8
查看 1,031
www.eeworm.com
本设计使用VHDL描述,在此基础之上采用专门的综合软件对设计进行了综合优化,在FPGA芯片EP1K100上得以实现。
2023-09-25 04:20:01
下载 1
查看 2,818
www.eeworm.com
其中详细论述了乒乓操作在本系统中的实现方式,通过VHDL实现了摄像头驱动、视频数据流的格式化、FIFO的读写操作、亮度数据的处理、边缘数据的处理以及液晶显示驱动等若干模块。
2023-09-27 03:10:01
下载 7
查看 7,805
www.eeworm.com
本文在大量阅读前人研究文献的基础上,深入理解其算法,提出针对DAB卷积码译码算法的合理结构,应用CSP理论分别对其每一个模块进行描述、验证,最后采用Xilinx公司的ISE开发工具为系统开发平台,在这个平台上完成模块的VHDL
2023-09-27 21:00:01
下载 8
查看 2,479
www.eeworm.com
最后在给出现场可编程门阵列(FPGA)设计与实现方法的基础上,通过VHDL语言编程,完成具体硬件的仿真实现过程,并且波形仿真对照Matlab仿真数据验证了其正确性。
2023-09-29 02:40:02
下载 9
查看 152
www.eeworm.com
接下来,在完成硬件平台的选型后,设计了功能完善的硬件平台,并利用VHDL语言实现了基本的逻辑控制算法。然后,进行了相应的操作系统移植和应用软件的设计。
2023-09-30 03:40:01
下载 1
查看 2,998