📄 top.tan.rpt
字号:
; Number of paths to report ; 200 ; ; ; ;
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Default hold multicycle ; Same As Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; Off ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
; Use TimeQuest Timing Analyzer ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk0 ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk0' ;
+-----------------------------------------+-----------------------------------------------------+-------------------------------------+------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+-------------------------------------+------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 175.69 MHz ( period = 5.692 ns ) ; Lift_comtrol_main:inst|down2 ; Lift_comtrol_main:inst|up ; clk0 ; clk0 ; None ; None ; 5.431 ns ;
; N/A ; 177.46 MHz ( period = 5.635 ns ) ; Lift_comtrol_main:inst|down2 ; Lift_comtrol_main:inst|down ; clk0 ; clk0 ; None ; None ; 5.374 ns ;
; N/A ; 178.32 MHz ( period = 5.608 ns ) ; Num_Count:inst1|count1[14] ; Num_Count:inst1|time8 ; clk0 ; clk0 ; None ; None ; 5.347 ns ;
; N/A ; 181.16 MHz ( period = 5.520 ns ) ; Lift_comtrol_main:inst|num2 ; Lift_comtrol_main:inst|up ; clk0 ; clk0 ; None ; None ; 5.259 ns ;
; N/A ; 181.62 MHz ( period = 5.506 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[10] ; clk0 ; clk0 ; None ; None ; 5.245 ns ;
; N/A ; 181.62 MHz ( period = 5.506 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[2] ; clk0 ; clk0 ; None ; None ; 5.245 ns ;
; N/A ; 181.69 MHz ( period = 5.504 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[11] ; clk0 ; clk0 ; None ; None ; 5.243 ns ;
; N/A ; 181.72 MHz ( period = 5.503 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[13] ; clk0 ; clk0 ; None ; None ; 5.242 ns ;
; N/A ; 182.08 MHz ( period = 5.492 ns ) ; Num_Count:inst1|count1[15] ; Num_Count:inst1|time8 ; clk0 ; clk0 ; None ; None ; 5.231 ns ;
; N/A ; 182.65 MHz ( period = 5.475 ns ) ; Lift_comtrol_main:inst|down4 ; Lift_comtrol_main:inst|up ; clk0 ; clk0 ; None ; None ; 5.214 ns ;
; N/A ; 183.08 MHz ( period = 5.462 ns ) ; Lift_comtrol_main:inst|down3 ; Lift_comtrol_main:inst|up ; clk0 ; clk0 ; None ; None ; 5.201 ns ;
; N/A ; 183.28 MHz ( period = 5.456 ns ) ; Lift_comtrol_main:inst|num4 ; Lift_comtrol_main:inst|down ; clk0 ; clk0 ; None ; None ; 5.195 ns ;
; N/A ; 184.26 MHz ( period = 5.427 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[15] ; clk0 ; clk0 ; None ; None ; 5.166 ns ;
; N/A ; 184.30 MHz ( period = 5.426 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[9] ; clk0 ; clk0 ; None ; None ; 5.165 ns ;
; N/A ; 184.33 MHz ( period = 5.425 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[18] ; clk0 ; clk0 ; None ; None ; 5.164 ns ;
; N/A ; 184.37 MHz ( period = 5.424 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[20] ; clk0 ; clk0 ; None ; None ; 5.163 ns ;
; N/A ; 184.37 MHz ( period = 5.424 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[7] ; clk0 ; clk0 ; None ; None ; 5.163 ns ;
; N/A ; 184.43 MHz ( period = 5.422 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[6] ; clk0 ; clk0 ; None ; None ; 5.161 ns ;
; N/A ; 184.54 MHz ( period = 5.419 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[8] ; clk0 ; clk0 ; None ; None ; 5.158 ns ;
; N/A ; 184.64 MHz ( period = 5.416 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[16] ; clk0 ; clk0 ; None ; None ; 5.155 ns ;
; N/A ; 184.84 MHz ( period = 5.410 ns ) ; Lift_comtrol_main:inst|num2 ; Lift_comtrol_main:inst|down ; clk0 ; clk0 ; None ; None ; 5.149 ns ;
; N/A ; 184.91 MHz ( period = 5.408 ns ) ; Num_Count:inst1|count2[9] ; Num_Count:inst1|count2[17] ; clk0 ; clk0 ; None ; None ; 5.147 ns ;
; N/A ; 187.83 MHz ( period = 5.324 ns ) ; Lift_comtrol_main:inst|num3 ; Lift_comtrol_main:inst|up ; clk0 ; clk0 ; None ; None ; 5.063 ns ;
; N/A ; 189.07 MHz ( period = 5.289 ns ) ; Num_Count:inst1|count1[16] ; Num_Count:inst1|time8 ; clk0 ; clk0 ; None ; None ; 5.028 ns ;
; N/A ; 189.07 MHz ( period = 5.289 ns ) ; Num_Count:inst1|count2[8] ; Num_Count:inst1|count2[10] ; clk0 ; clk0 ; None ; None ; 5.028 ns ;
; N/A ; 189.07 MHz ( period = 5.289 ns ) ; Num_Count:inst1|count2[8] ; Num_Count:inst1|count2[2] ; clk0 ; clk0 ; None ; None ; 5.028 ns ;
; N/A ; 189.14 MHz ( period = 5.287 ns ) ; Num_Count:inst1|count2[8] ; Num_Count:inst1|count2[11] ; clk0 ; clk0 ; None ; None ; 5.026 ns ;
; N/A ; 189.18 MHz ( period = 5.286 ns ) ; Lift_comtrol_main:inst|up3 ; Lift_comtrol_main:inst|up ; clk0 ; clk0 ; None ; None ; 5.025 ns ;
; N/A ; 189.18 MHz ( period = 5.286 ns ) ; Num_Count:inst1|count2[8] ; Num_Count:inst1|count2[13] ; clk0 ; clk0 ; None ; None ; 5.025 ns ;
; N/A ; 189.47 MHz ( period = 5.278 ns ) ; Lift_comtrol_main:inst|Now_Floor[0] ; Lift_comtrol_main:inst|up ; clk0 ; clk0 ; None ; None ; 5.017 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -