📄 fcout.sim.rpt
字号:
; |fcout|fcout[11]~reg0 ; |fcout|fcout[11]~reg0 ; regout ;
; |fcout|fcout[12]~reg0 ; |fcout|fcout[12]~reg0 ; regout ;
; |fcout|fcout[13]~reg0 ; |fcout|fcout[13]~reg0 ; regout ;
; |fcout|fcout[14]~reg0 ; |fcout|fcout[14]~reg0 ; regout ;
; |fcout|fcout[15]~reg0 ; |fcout|fcout[15]~reg0 ; regout ;
; |fcout|fcout[16]~reg0 ; |fcout|fcout[16]~reg0 ; regout ;
; |fcout|fcout[17]~reg0 ; |fcout|fcout[17]~reg0 ; regout ;
; |fcout|fcout[18]~reg0 ; |fcout|fcout[18]~reg0 ; regout ;
; |fcout|fcout[19]~reg0 ; |fcout|fcout[19]~reg0 ; regout ;
; |fcout|fcout[20]~reg0 ; |fcout|fcout[20]~reg0 ; regout ;
; |fcout|fcout[21]~reg0 ; |fcout|fcout[21]~reg0 ; regout ;
; |fcout|fcout[22]~reg0 ; |fcout|fcout[22]~reg0 ; regout ;
; |fcout|fcout[23]~reg0 ; |fcout|fcout[23]~reg0 ; regout ;
; |fcout|fcout[24]~reg0 ; |fcout|fcout[24]~reg0 ; regout ;
; |fcout|fcout[25]~reg0 ; |fcout|fcout[25]~reg0 ; regout ;
; |fcout|fcout[26]~reg0 ; |fcout|fcout[26]~reg0 ; regout ;
; |fcout|fcout[27]~reg0 ; |fcout|fcout[27]~reg0 ; regout ;
; |fcout|fcout[28]~reg0 ; |fcout|fcout[28]~reg0 ; regout ;
; |fcout|fcout[29]~reg0 ; |fcout|fcout[29]~reg0 ; regout ;
; |fcout|fcout[30]~reg0 ; |fcout|fcout[30]~reg0 ; regout ;
; |fcout|fcout[31]~reg0 ; |fcout|fcout[31]~reg0 ; regout ;
; |fcout|cntq1[0] ; |fcout|cntq1[0] ; regout ;
; |fcout|cntp4[1] ; |fcout|cntp4[1] ; regout ;
; |fcout|Equal4~34 ; |fcout|Equal4~34 ; combout ;
; |fcout|cntp3[1] ; |fcout|cntp3[1] ; regout ;
; |fcout|process1~252 ; |fcout|process1~252 ; combout ;
; |fcout|process1~253 ; |fcout|process1~253 ; combout ;
; |fcout|cntp7[1] ; |fcout|cntp7[1] ; regout ;
; |fcout|process1~254 ; |fcout|process1~254 ; combout ;
; |fcout|cntp5[1] ; |fcout|cntp5[1] ; regout ;
; |fcout|process1~255 ; |fcout|process1~255 ; combout ;
; |fcout|process1~256 ; |fcout|process1~256 ; combout ;
; |fcout|cntp1[0] ; |fcout|cntp1[0] ; regout ;
; |fcout|cntp2[0] ; |fcout|cntp2[0] ; regout ;
; |fcout|process1~257 ; |fcout|process1~257 ; combout ;
; |fcout|cntp4[0] ; |fcout|cntp4[0] ; regout ;
; |fcout|process1~258 ; |fcout|process1~258 ; combout ;
; |fcout|cntp5[0] ; |fcout|cntp5[0] ; regout ;
; |fcout|process1~259 ; |fcout|process1~259 ; combout ;
; |fcout|cntp7[0] ; |fcout|cntp7[0] ; regout ;
; |fcout|cntp8[3] ; |fcout|cntp8[3] ; regout ;
; |fcout|process1~260 ; |fcout|process1~260 ; combout ;
; |fcout|process1~261 ; |fcout|process1~261 ; combout ;
; |fcout|fcout[0]~1977 ; |fcout|fcout[0]~1977 ; combout ;
; |fcout|cntq1[1] ; |fcout|cntq1[1] ; regout ;
; |fcout|cntq1[2] ; |fcout|cntq1[2] ; regout ;
; |fcout|cntq1[3] ; |fcout|cntq1[3] ; regout ;
; |fcout|cntq2[0] ; |fcout|cntq2[0] ; regout ;
; |fcout|cntq2[1] ; |fcout|cntq2[1] ; regout ;
; |fcout|cntq2[2] ; |fcout|cntq2[2] ; regout ;
; |fcout|cntq2[3] ; |fcout|cntq2[3] ; regout ;
; |fcout|cntq3[0] ; |fcout|cntq3[0] ; regout ;
; |fcout|cntq3[1] ; |fcout|cntq3[1] ; regout ;
; |fcout|cntq3[2] ; |fcout|cntq3[2] ; regout ;
; |fcout|cntq3[3] ; |fcout|cntq3[3] ; regout ;
; |fcout|cntq4[0] ; |fcout|cntq4[0] ; regout ;
; |fcout|cntq4[1] ; |fcout|cntq4[1] ; regout ;
; |fcout|cntq4[2] ; |fcout|cntq4[2] ; regout ;
; |fcout|cntq4[3] ; |fcout|cntq4[3] ; regout ;
; |fcout|cntq5[0] ; |fcout|cntq5[0] ; regout ;
; |fcout|cntq5[1] ; |fcout|cntq5[1] ; regout ;
; |fcout|cntq5[2] ; |fcout|cntq5[2] ; regout ;
; |fcout|cntq5[3] ; |fcout|cntq5[3] ; regout ;
; |fcout|cntq6[0] ; |fcout|cntq6[0] ; regout ;
; |fcout|cntq6[1] ; |fcout|cntq6[1] ; regout ;
; |fcout|cntq6[2] ; |fcout|cntq6[2] ; regout ;
; |fcout|cntq6[3] ; |fcout|cntq6[3] ; regout ;
; |fcout|cntq7[0] ; |fcout|cntq7[0] ; regout ;
; |fcout|cntq7[1] ; |fcout|cntq7[1] ; regout ;
; |fcout|cntq7[2] ; |fcout|cntq7[2] ; regout ;
; |fcout|cntq7[3] ; |fcout|cntq7[3] ; regout ;
; |fcout|cntq8[0] ; |fcout|cntq8[0] ; regout ;
; |fcout|cntq8[1] ; |fcout|cntq8[1] ; regout ;
; |fcout|cntq8[2] ; |fcout|cntq8[2] ; regout ;
; |fcout|cntq8[3] ; |fcout|cntq8[3] ; regout ;
; |fcout|Equal0~342 ; |fcout|Equal0~342 ; combout ;
; |fcout|Equal0~343 ; |fcout|Equal0~343 ; combout ;
; |fcout|Equal0~344 ; |fcout|Equal0~344 ; combout ;
; |fcout|Equal0~345 ; |fcout|Equal0~345 ; combout ;
; |fcout|Equal0~346 ; |fcout|Equal0~346 ; combout ;
; |fcout|Equal0~347 ; |fcout|Equal0~347 ; combout ;
; |fcout|Equal0~348 ; |fcout|Equal0~348 ; combout ;
; |fcout|Equal1~22 ; |fcout|Equal1~22 ; combout ;
; |fcout|Equal2~22 ; |fcout|Equal2~22 ; combout ;
; |fcout|cntp3~597 ; |fcout|cntp3~597 ; combout ;
; |fcout|process1~262 ; |fcout|process1~262 ; combout ;
; |fcout|cntp2[0]~396 ; |fcout|cntp2[0]~396 ; combout ;
; |fcout|cntp2[3]~397 ; |fcout|cntp2[3]~397 ; combout ;
; |fcout|Add7~103 ; |fcout|Add7~103 ; combout ;
; |fcout|cntp4~591 ; |fcout|cntp4~591 ; combout ;
; |fcout|Equal4~35 ; |fcout|Equal4~35 ; combout ;
; |fcout|Equal3~34 ; |fcout|Equal3~34 ; combout ;
; |fcout|cntp4~592 ; |fcout|cntp4~592 ; combout ;
; |fcout|cntp4~594 ; |fcout|cntp4~594 ; combout ;
; |fcout|Equal6~34 ; |fcout|Equal6~34 ; combout ;
; |fcout|Equal5~34 ; |fcout|Equal5~34 ; combout ;
; |fcout|cntp6~466 ; |fcout|cntp6~466 ; combout ;
; |fcout|cntp5~575 ; |fcout|cntp5~575 ; combout ;
; |fcout|cntp7~481 ; |fcout|cntp7~481 ; combout ;
; |fcout|Equal7~34 ; |fcout|Equal7~34 ; combout ;
; |fcout|cntp8~502 ; |fcout|cntp8~502 ; combout ;
; |fcout|Add8~103 ; |fcout|Add8~103 ; combout ;
; |fcout|cntp7~483 ; |fcout|cntp7~483 ; combout ;
; |fcout|cntp5~577 ; |fcout|cntp5~577 ; combout ;
; |fcout|cntp4~596 ; |fcout|cntp4~596 ; combout ;
; |fcout|Equal8~34 ; |fcout|Equal8~34 ; combout ;
; |fcout|cntp8~503 ; |fcout|cntp8~503 ; combout ;
; |fcout|Add8~104 ; |fcout|Add8~104 ; combout ;
; |fcout|Add7~104 ; |fcout|Add7~104 ; combout ;
; |fcout|cntp4~597 ; |fcout|cntp4~597 ; combout ;
; |fcout|cntp3~601 ; |fcout|cntp3~601 ; combout ;
; |fcout|cntp4~599 ; |fcout|cntp4~599 ; combout ;
; |fcout|cntp8~506 ; |fcout|cntp8~506 ; combout ;
; |fcout|cntp6~470 ; |fcout|cntp6~470 ; combout ;
; |fcout|cntp8~507 ; |fcout|cntp8~507 ; combout ;
; |fcout|cntp8~508 ; |fcout|cntp8~508 ; combout ;
; |fcout|cntp8~510 ; |fcout|cntp8~510 ; combout ;
; |fcout|cntp6~472 ; |fcout|cntp6~472 ; combout ;
; |fcout|fcout[0] ; |fcout|fcout[0] ; padio ;
; |fcout|fcout[1] ; |fcout|fcout[1] ; padio ;
; |fcout|fcout[2] ; |fcout|fcout[2] ; padio ;
; |fcout|fcout[3] ; |fcout|fcout[3] ; padio ;
; |fcout|fcout[4] ; |fcout|fcout[4] ; padio ;
; |fcout|fcout[5] ; |fcout|fcout[5] ; padio ;
; |fcout|fcout[6] ; |fcout|fcout[6] ; padio ;
; |fcout|fcout[7] ; |fcout|fcout[7] ; padio ;
; |fcout|fcout[8] ; |fcout|fcout[8] ; padio ;
; |fcout|fcout[9] ; |fcout|fcout[9] ; padio ;
; |fcout|fcout[10] ; |fcout|fcout[10] ; padio ;
; |fcout|fcout[11] ; |fcout|fcout[11] ; padio ;
; |fcout|fcout[12] ; |fcout|fcout[12] ; padio ;
; |fcout|fcout[13] ; |fcout|fcout[13] ; padio ;
; |fcout|fcout[14] ; |fcout|fcout[14] ; padio ;
; |fcout|fcout[15] ; |fcout|fcout[15] ; padio ;
; |fcout|fcout[16] ; |fcout|fcout[16] ; padio ;
; |fcout|fcout[17] ; |fcout|fcout[17] ; padio ;
; |fcout|fcout[18] ; |fcout|fcout[18] ; padio ;
; |fcout|fcout[19] ; |fcout|fcout[19] ; padio ;
; |fcout|fcout[20] ; |fcout|fcout[20] ; padio ;
; |fcout|fcout[21] ; |fcout|fcout[21] ; padio ;
; |fcout|fcout[22] ; |fcout|fcout[22] ; padio ;
; |fcout|fcout[23] ; |fcout|fcout[23] ; padio ;
; |fcout|fcout[24] ; |fcout|fcout[24] ; padio ;
; |fcout|fcout[25] ; |fcout|fcout[25] ; padio ;
; |fcout|fcout[26] ; |fcout|fcout[26] ; padio ;
; |fcout|fcout[27] ; |fcout|fcout[27] ; padio ;
; |fcout|fcout[28] ; |fcout|fcout[28] ; padio ;
; |fcout|fcout[29] ; |fcout|fcout[29] ; padio ;
; |fcout|fcout[30] ; |fcout|fcout[30] ; padio ;
; |fcout|fcout[31] ; |fcout|fcout[31] ; padio ;
+-----------------------+-----------------------+------------------+
The following table displays output ports that do not toggle to 0 during simulation.
+------------------------------------------------------------------+
; Missing 0-Value Coverage ;
+-----------------------+-----------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+-----------------------+-----------------------+------------------+
; |fcout|Add0~470 ; |fcout|Add0~471 ; cout0 ;
; |fcout|Add0~472 ; |fcout|Add0~473 ; cout0 ;
; |fcout|Add0~474 ; |fcout|Add0~475 ; cout0 ;
; |fcout|Add0~476 ; |fcout|Add0~476 ; combout ;
; |fcout|Add0~476 ; |fcout|Add0~477 ; cout ;
; |fcout|Add0~478 ; |fcout|Add0~479COUT1 ; cout1 ;
; |fcout|Add0~480 ; |fcout|Add0~481 ; cout0 ;
; |fcout|Add0~482 ; |fcout|Add0~483 ; cout0 ;
; |fcout|Add0~482 ; |fcout|Add0~483COUT1 ; cout1 ;
; |fcout|Add0~484 ; |fcout|Add0~485 ; cout0 ;
; |fcout|Add0~484 ; |fcout|Add0~485COUT1 ; cout1 ;
; |fcout|Add0~486 ; |fcout|Add0~487 ; cout0 ;
; |fcout|Add0~486 ; |fcout|Add0~487COUT1 ; cout1 ;
; |fcout|Add0~488 ; |fcout|Add0~489COUT1 ; cout1 ;
; |fcout|Add0~492 ; |fcout|Add0~493 ; cout0 ;
; |fcout|Add0~494 ; |fcout|Add0~495 ; cout0 ;
; |fcout|Add0~496 ; |fcout|Add0~497 ; cout ;
; |fcout|Add0~498 ; |fcout|Add0~499 ; cout0 ;
; |fcout|Add0~498 ; |fcout|Add0~499COUT1 ; cout1 ;
; |fcout|Add0~500 ; |fcout|Add0~501COUT1 ; cout1 ;
; |fcout|Add0~502 ; |fcout|Add0~503 ; cout0 ;
; |fcout|Add0~502 ; |fcout|Add0~503COUT1 ; cout1 ;
; |fcout|Add0~504 ; |fcout|Add0~505 ; cout0 ;
; |fcout|Add0~504 ; |fcout|Add0~505COUT1 ; cout1 ;
; |fcout|Add0~506 ; |fcout|Add0~507COUT1 ; cout1 ;
; |fcout|Add0~510 ; |fcout|Add0~511 ; cout0 ;
; |fcout|Add0~512 ; |fcout|Add0~513 ; cout0 ;
; |fcout|Add0~512 ; |fcout|Add0~513COUT1 ; cout1 ;
; |fcout|Add0~514 ; |fcout|Add0~515 ; cout0 ;
; |fcout|Add0~514 ; |fcout|Add0~515COUT1 ; cout1 ;
; |fcout|Add0~516 ; |fcout|Add0~517 ; cout0 ;
; |fcout|Add0~518 ; |fcout|Add0~519 ; cout ;
; |fcout|fcout[0]~reg0 ; |fcout|fcout[0]~reg0 ; regout ;
; |fcout|fcout[1]~reg0 ; |fcout|fcout[1]~reg0 ; regout ;
; |fcout|fcout[2]~reg0 ; |fcout|fcout[2]~reg0 ; regout ;
; |fcout|fcout[3]~reg0 ; |fcout|fcout[3]~reg0 ; regout ;
; |fcout|fcout[4]~reg0 ; |fcout|fcout[4]~reg0 ; regout ;
; |fcout|fcout[5]~reg0 ; |fcout|fcout[5]~reg0 ; regout ;
; |fcout|fcout[6]~reg0 ; |fcout|fcout[6]~reg0 ; regout ;
; |fcout|fcout[7]~reg0 ; |fcout|fcout[7]~reg0 ; regout ;
; |fcout|fcout[8]~reg0 ; |fcout|fcout[8]~reg0 ; regout ;
; |fcout|fcout[9]~reg0 ; |fcout|fcout[9]~reg0 ; regout ;
; |fcout|fcout[10]~reg0 ; |fcout|fcout[10]~reg0 ; regout ;
; |fcout|fcout[11]~reg0 ; |fcout|fcout[11]~reg0 ; regout ;
; |fcout|fcout[12]~reg0 ; |fcout|fcout[12]~reg0 ; regout ;
; |fcout|fcout[13]~reg0 ; |fcout|fcout[13]~reg0 ; regout ;
; |fcout|fcout[14]~reg0 ; |fcout|fcout[14]~reg0 ; regout ;
; |fcout|fcout[15]~reg0 ; |fcout|fcout[15]~reg0 ; regout ;
; |fcout|fcout[16]~reg0 ; |fcout|fcout[16]~reg0 ; regout ;
; |fcout|fcout[17]~reg0 ; |fcout|fcout[17]~reg0 ; regout ;
; |fcout|fcout[18]~reg0 ; |fcout|fcout[18]~reg0 ; regout ;
; |fcout|fcout[19]~reg0 ; |fcout|fcout[19]~reg0 ; regout ;
; |fcout|fcout[20]~reg0 ; |fcout|fcout[20]~reg0 ; regout ;
; |fcout|fcout[21]~reg0 ; |fcout|fcout[21]~reg0 ; regout ;
; |fcout|fcout[22]~reg0 ; |fcout|fcout[22]~reg0 ; regout ;
; |fcout|fcout[23]~reg0 ; |fcout|fcout[23]~reg0 ; regout ;
; |fcout|fcout[24]~reg0 ; |fcout|fcout[24]~reg0 ; regout ;
; |fcout|fcout[25]~reg0 ; |fcout|fcout[25]~reg0 ; regout ;
; |fcout|fcout[26]~reg0 ; |fcout|fcout[26]~reg0 ; regout ;
; |fcout|fcout[27]~reg0 ; |fcout|fcout[27]~reg0 ; regout ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -