📄 sreg8b.fit.rpt
字号:
; b[2] ; 1 ;
; b[3] ; 1 ;
; b[4] ; 1 ;
; b[5] ; 1 ;
; b[6] ; 1 ;
; b[7] ; 1 ;
; sreg8b:inst4|reg8[7] ; 1 ;
; sreg8b:inst4|reg8[6] ; 1 ;
; sreg8b:inst4|reg8[5] ; 1 ;
; sreg8b:inst4|reg8[4] ; 1 ;
; sreg8b:inst4|reg8[3] ; 1 ;
; sreg8b:inst4|reg8[2] ; 1 ;
; sreg8b:inst4|reg8[1] ; 1 ;
; andarith:inst1|dout[0]~87 ; 1 ;
; andarith:inst1|dout[1]~86 ; 1 ;
; andarith:inst1|dout[2]~85 ; 1 ;
; andarith:inst1|dout[3]~84 ; 1 ;
; andarith:inst1|dout[4]~83 ; 1 ;
; andarith:inst1|dout[5]~82 ; 1 ;
; andarith:inst1|dout[6]~81 ; 1 ;
+---------------------------+---------+
+----------------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+-----------------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+-----------------------+
; C4s ; 36 / 8,840 ( < 1 % ) ;
; Direct links ; 9 / 11,506 ( < 1 % ) ;
; Global clocks ; 3 / 8 ( 37 % ) ;
; LAB clocks ; 8 / 156 ( 5 % ) ;
; LUT chains ; 0 / 2,619 ( 0 % ) ;
; Local interconnects ; 49 / 11,506 ( < 1 % ) ;
; M4K buffers ; 0 / 468 ( 0 % ) ;
; R4s ; 34 / 7,520 ( < 1 % ) ;
+----------------------------+-----------------------+
+--------------------------------------------------------------------------+
; LAB Logic Elements ;
+--------------------------------------------+-----------------------------+
; Number of Logic Elements (Average = 7.40) ; Number of LABs (Total = 5) ;
+--------------------------------------------+-----------------------------+
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 2 ;
; 6 ; 0 ;
; 7 ; 1 ;
; 8 ; 0 ;
; 9 ; 0 ;
; 10 ; 2 ;
+--------------------------------------------+-----------------------------+
+------------------------------------------------------------------+
; LAB-wide Signals ;
+------------------------------------+-----------------------------+
; LAB-wide Signals (Average = 1.60) ; Number of LABs (Total = 5) ;
+------------------------------------+-----------------------------+
; 1 Async. clear ; 3 ;
; 1 Clock ; 5 ;
+------------------------------------+-----------------------------+
+---------------------------------------------------------------------------+
; LAB Signals Sourced ;
+---------------------------------------------+-----------------------------+
; Number of Signals Sourced (Average = 7.40) ; Number of LABs (Total = 5) ;
+---------------------------------------------+-----------------------------+
; 0 ; 0 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 2 ;
; 6 ; 0 ;
; 7 ; 1 ;
; 8 ; 0 ;
; 9 ; 0 ;
; 10 ; 2 ;
+---------------------------------------------+-----------------------------+
+-------------------------------------------------------------------------------+
; LAB Signals Sourced Out ;
+-------------------------------------------------+-----------------------------+
; Number of Signals Sourced Out (Average = 5.40) ; Number of LABs (Total = 5) ;
+-------------------------------------------------+-----------------------------+
; 0 ; 0 ;
; 1 ; 1 ;
; 2 ; 1 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 0 ;
; 7 ; 1 ;
; 8 ; 1 ;
; 9 ; 1 ;
+-------------------------------------------------+-----------------------------+
+---------------------------------------------------------------------------+
; LAB Distinct Inputs ;
+---------------------------------------------+-----------------------------+
; Number of Distinct Inputs (Average = 7.20) ; Number of LABs (Total = 5) ;
+---------------------------------------------+-----------------------------+
; 0 ; 0 ;
; 1 ; 0 ;
; 2 ; 1 ;
; 3 ; 1 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 0 ;
; 7 ; 1 ;
; 8 ; 0 ;
; 9 ; 0 ;
; 10 ; 0 ;
; 11 ; 1 ;
; 12 ; 0 ;
; 13 ; 1 ;
+---------------------------------------------+-----------------------------+
+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Version 5.0 Build 148 04/26/2005 SJ Full Version
Info: Processing started: Mon Dec 31 11:29:38 2007
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off sreg8b -c sreg8b
Info: Selected device EP1C3T144C6 for design "sreg8b"
Info: Fitter is performing an Auto Fit compilation, which may decrease Fitter effort to reduce compilation time
Info: Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices.
Info: Device EP1C6T144C6 is compatible
Info: No exact pin location assignment(s) for 35 pins of 35 total pins
Info: Pin arictl not assigne
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -