⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 function.fit.rpt

📁 利用图元实现层次化设计,编程完成数字序列的乘积求和
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Differential 1.8-V HSTL Class II ; 0 pF  ; (See 1.8-V HSTL Class II)          ;
; LVDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
; mini-LVDS                        ; 0 pF  ; 100 Ohm (Differential)             ;
; RSDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
; Simple RSDS                      ; 0 pF  ; Not Available                      ;
; Differential LVPECL              ; 0 pF  ; 100 Ohm (Differential)             ;
+----------------------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                       ;
+-------------------------------------------+-------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node                ; Logic Cells ; LC Combinationals ; LC Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Full Hierarchy Name                                                                      ;
+-------------------------------------------+-------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+------------------------------------------------------------------------------------------+
; |Block1                                   ; 49 (1)      ; 37 (1)            ; 37 (0)       ; 0           ; 0    ; 1            ; 1       ; 0         ; 37   ; 0            ; 12 (1)       ; 12 (0)            ; 25 (0)           ; |Block1                                                                                  ;
;    |logic_control:inst|                   ; 20 (20)     ; 20 (20)           ; 9 (9)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 11 (11)      ; 0 (0)             ; 9 (9)            ; |Block1|logic_control:inst                                                               ;
;    |lpm_add_sub0:inst11|                  ; 16 (0)      ; 16 (0)            ; 0 (0)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 16 (0)           ; |Block1|lpm_add_sub0:inst11                                                              ;
;       |lpm_add_sub:lpm_add_sub_component| ; 16 (0)      ; 16 (0)            ; 0 (0)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 16 (0)           ; |Block1|lpm_add_sub0:inst11|lpm_add_sub:lpm_add_sub_component                            ;
;          |add_sub_2pe:auto_generated|     ; 16 (16)     ; 16 (16)           ; 0 (0)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 16 (16)          ; |Block1|lpm_add_sub0:inst11|lpm_add_sub:lpm_add_sub_component|add_sub_2pe:auto_generated ;
;    |lpm_dff5:inst10|                      ; 16 (0)      ; 0 (0)             ; 16 (0)       ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 16 (0)           ; |Block1|lpm_dff5:inst10                                                                  ;
;       |lpm_ff:lpm_ff_component|           ; 16 (16)     ; 0 (0)             ; 16 (16)      ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 16 (16)          ; |Block1|lpm_dff5:inst10|lpm_ff:lpm_ff_component                                          ;
;    |lpm_mult0:inst1|                      ; 0 (0)       ; 0 (0)             ; 0 (0)        ; 0           ; 0    ; 1            ; 1       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |Block1|lpm_mult0:inst1                                                                  ;
;       |lpm_mult:lpm_mult_component|       ; 0 (0)       ; 0 (0)             ; 0 (0)        ; 0           ; 0    ; 1            ; 1       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |Block1|lpm_mult0:inst1|lpm_mult:lpm_mult_component                                      ;
;          |mult_jeo:auto_generated|        ; 0 (0)       ; 0 (0)             ; 0 (0)        ; 0           ; 0    ; 1            ; 1       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |Block1|lpm_mult0:inst1|lpm_mult:lpm_mult_component|mult_jeo:auto_generated              ;
;    |rightshift:inst12|                    ; 12 (12)     ; 0 (0)             ; 12 (12)      ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 12 (12)           ; 0 (0)            ; |Block1|rightshift:inst12                                                                ;
+-------------------------------------------+-------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+------------------------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+---------------------------------------------------------------------------------+
; Delay Chain Summary                                                             ;
+--------+----------+---------------+---------------+-----------------------+-----+
; Name   ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+--------+----------+---------------+---------------+-----------------------+-----+
; clk    ; Input    ; 0             ; 0             ; --                    ; --  ;
; start  ; Input    ; 6             ; 6             ; --                    ; --  ;
; xa[0]  ; Input    ; 6             ; 6             ; --                    ; --  ;
; xa[1]  ; Input    ; 6             ; 6             ; --                    ; --  ;
; xa[2]  ; Input    ; 6             ; 6             ; --                    ; --  ;
; xa[3]  ; Input    ; 6             ; 6             ; --                    ; --  ;
; xa[4]  ; Input    ; 6             ; 6             ; --                    ; --  ;
; xa[5]  ; Input    ; 6             ; 6             ; --                    ; --  ;
; xa[6]  ; Input    ; 0             ; 0             ; --                    ; --  ;
; xa[7]  ; Input    ; 0             ; 0             ; --                    ; --  ;
; xb[0]  ; Input    ; 0             ; 0             ; --                    ; --  ;
; xb[1]  ; Input    ; 0             ; 0             ; --                    ; --  ;
; xb[2]  ; Input    ; 6             ; 6             ; --                    ; --  ;
; xb[3]  ; Input    ; 6             ; 6             ; --                    ; --  ;
; xb[4]  ; Input    ; 6             ; 6             ; --                    ; --  ;
; xb[5]  ; Input    ; 6             ; 6             ; --                    ; --  ;
; xb[6]  ; Input    ; 6             ; 6             ; --                    ; --  ;
; xb[7]  ; Input    ; 6             ; 6             ; --                    ; --  ;
; clr    ; Output   ; --            ; --            ; --                    ; --  ;
; addclk ; Output   ; --            ; --            ; --                    ; --  ;
; OE     ; Output   ; --            ; --            ; --                    ; --  ;
; q[15]  ; Output   ; --            ; --            ; --                    ; --  ;
; q[14]  ; Output   ; --            ; --            ; --                    ; --  ;
; q[13]  ; Output   ; --            ; --            ; --                    ; --  ;
; q[12]  ; Output   ; --            ; --            ; --                    ; --  ;
; q[11]  ; Output   ; --            ; --            ; --                    ; --  ;
; q[10]  ; Output   ; --            ; --            ; --                    ; --  ;
; q[9]   ; Output   ; --            ; --            ; --                    ; --  ;
; q[8]   ; Output   ; --            ; --            ; --                    ; --  ;
; q[7]   ; Output   ; --            ; --            ; --                    ; --  ;
; q[6]   ; Output   ; --            ; --            ; --                    ; --  ;
; q[5]   ; Output   ; --            ; --            ; --                    ; --  ;
; q[4]   ; Output   ; --            ; --            ; --                    ; --  ;
; q[3]   ; Output   ; --            ; --            ; --                    ; --  ;
; q[2]   ; Output   ; --            ; --            ; --                    ; --  ;
; q[1]   ; Output   ; --            ; --            ; --                    ; --  ;
; q[0]   ; Output   ; --            ; --            ; --                    ; --  ;
+--------+----------+---------------+---------------+-----------------------+-----+


+--------------------------------------------------------------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                                                                                     ;
+--------------------------------------------------------------------------------------+-------------------+---------+
; Source Pin / Fanout                                                                  ; Pad To Core Index ; Setting ;
+--------------------------------------------------------------------------------------+-------------------+---------+
; clk                                                                                  ;                   ;         ;
; start                                                                                ;                   ;         ;
;      - logic_control:inst|counter[5]~1866                                            ; 0                 ; 6       ;
;      - logic_control:inst|counter[2]~1867                                            ; 0                 ; 6       ;
;      - logic_control:inst|counter[4]~1869                                            ; 0                 ; 6       ;
;      - logic_control:inst|comb~2853                                                  ; 0                 ; 6       ;
;      - logic_control:inst|counter[1]~1871                                            ; 0                 ; 6       ;
;      - logic_control:inst|counter[3]~1872                                            ; 0                 ; 6       ;
; xa[0]                                                                                ;                   ;         ;
;      - lpm_mult0:inst1|lpm_mult:lpm_mult_component|mult_jeo:auto_generated|mac_mult1 ; 1                 ; 6       ;
; xa[1]                                                                                ;                   ;         ;
;      - lpm_mult0:inst1|lpm_mult:lpm_mult_component|mult_jeo:auto_generated|mac_mult1 ; 0                 ; 6       ;
; xa[2]                                                                                ;                   ;         ;
;      - lpm_mult0:inst1|lpm_mult:lpm_mult_component|mult_jeo:auto_generated|mac_mult1 ; 0                 ; 6       ;
; xa[3]                                                                                ;                   ;         ;
;      - lpm_mult0:inst1|lpm_mult:lpm_mult_component|mult_jeo:auto_generated|mac_mult1 ; 1                 ; 6       ;
; xa[4]                                                                                ;                   ;         ;
;      - lpm_mult0:inst1|lpm_mult:lpm_mult_component|mult_jeo:auto_generated|mac_mult1 ; 0                 ; 6       ;
; xa[5]                                                                                ;                   ;         ;
;      - lpm_mult0:inst1|lpm_mult:lpm_mult_component|mult_jeo:auto_generated|mac_mult1 ; 0                 ; 6      

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -