📄 hdb3.sim.rpt
字号:
+----------------------+
; Simulation Waveforms ;
+----------------------+
Waveform report data cannot be output to ASCII.
Please use Quartus II to view the waveform report data.
+--------------------------------------------------------------------+
; Coverage Summary ;
+-----------------------------------------------------+--------------+
; Type ; Value ;
+-----------------------------------------------------+--------------+
; Total coverage as a percentage ; 23.94 % ;
; Total nodes checked ; 538 ;
; Total output ports checked ; 568 ;
; Total output ports with complete 1/0-value coverage ; 136 ;
; Total output ports with no 1/0-value coverage ; 430 ;
; Total output ports with no 1-value coverage ; 430 ;
; Total output ports with no 0-value coverage ; 432 ;
+-----------------------------------------------------+--------------+
The following table displays output ports that toggle between 1 and 0 during simulation.
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Complete 1/0-Value Coverage ;
+-----------------------------------------------------------------------------------+----------------------------------------------------------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+-----------------------------------------------------------------------------------+----------------------------------------------------------------------------------------+------------------+
; |HDB3|HDB3[1] ; |HDB3|HDB3[1] ; pin_out ;
; |HDB3|HDB3[0] ; |HDB3|HDB3[0] ; pin_out ;
; |HDB3|CLK ; |HDB3|CLK ; out ;
; |HDB3|datain ; |HDB3|datain ; out ;
; |HDB3|insertv:inst|count0[0] ; |HDB3|insertv:inst|count0[0] ; out ;
; |HDB3|insertv:inst|count0~29 ; |HDB3|insertv:inst|count0~29 ; out ;
; |HDB3|insertv:inst|count0~30 ; |HDB3|insertv:inst|count0~30 ; out ;
; |HDB3|insertv:inst|count0~31 ; |HDB3|insertv:inst|count0~31 ; out ;
; |HDB3|insertv:inst|codeoutv~0 ; |HDB3|insertv:inst|codeoutv~0 ; out ;
; |HDB3|insertv:inst|codeoutv~1 ; |HDB3|insertv:inst|codeoutv~1 ; out ;
; |HDB3|insertv:inst|count0~61 ; |HDB3|insertv:inst|count0~61 ; out ;
; |HDB3|insertv:inst|count0~62 ; |HDB3|insertv:inst|count0~62 ; out ;
; |HDB3|insertv:inst|count0~63 ; |HDB3|insertv:inst|count0~63 ; out ;
; |HDB3|insertv:inst|codeoutv~2 ; |HDB3|insertv:inst|codeoutv~2 ; out ;
; |HDB3|insertv:inst|codeoutv~3 ; |HDB3|insertv:inst|codeoutv~3 ; out ;
; |HDB3|insertv:inst|count0~93 ; |HDB3|insertv:inst|count0~93 ; out ;
; |HDB3|insertv:inst|count0~94 ; |HDB3|insertv:inst|count0~94 ; out ;
; |HDB3|insertv:inst|count0~95 ; |HDB3|insertv:inst|count0~95 ; out ;
; |HDB3|insertv:inst|count0[1] ; |HDB3|insertv:inst|count0[1] ; out ;
; |HDB3|insertv:inst|codeoutv[0] ; |HDB3|insertv:inst|codeoutv[0] ; out ;
; |HDB3|insertv:inst|codeoutv[1] ; |HDB3|insertv:inst|codeoutv[1] ; out ;
; |HDB3|insertb:inst1|codeoutb~0 ; |HDB3|insertb:inst1|codeoutb~0 ; out ;
; |HDB3|insertb:inst1|codeoutb~1 ; |HDB3|insertb:inst1|codeoutb~1 ; out ;
; |HDB3|insertb:inst1|codeoutb~2 ; |HDB3|insertb:inst1|codeoutb~2 ; out ;
; |HDB3|insertb:inst1|codeoutb~3 ; |HDB3|insertb:inst1|codeoutb~3 ; out ;
; |HDB3|insertb:inst1|codeoutb~4 ; |HDB3|insertb:inst1|codeoutb~4 ; out ;
; |HDB3|insertb:inst1|codeoutb~5 ; |HDB3|insertb:inst1|codeoutb~5 ; out ;
; |HDB3|insertb:inst1|flag1 ; |HDB3|insertb:inst1|flag1 ; out ;
; |HDB3|insertb:inst1|codeoutb[0] ; |HDB3|insertb:inst1|codeoutb[0] ; out ;
; |HDB3|insertb:inst1|codeoutb[1] ; |HDB3|insertb:inst1|codeoutb[1] ; out ;
; |HDB3|insertb:inst1|count1 ; |HDB3|insertb:inst1|count1 ; out ;
; |HDB3|insertb:inst1|reg1[0] ; |HDB3|insertb:inst1|reg1[0] ; out ;
; |HDB3|insertb:inst1|reg1[1] ; |HDB3|insertb:inst1|reg1[1] ; out ;
; |HDB3|insertb:inst1|reg1[2] ; |HDB3|insertb:inst1|reg1[2] ; out ;
; |HDB3|insertb:inst1|reg0[0] ; |HDB3|insertb:inst1|reg0[0] ; out ;
; |HDB3|insertb:inst1|reg0[1] ; |HDB3|insertb:inst1|reg0[1] ; out ;
; |HDB3|insertb:inst1|reg0[2] ; |HDB3|insertb:inst1|reg0[2] ; out ;
; |HDB3|codeout:inst2|process0~0 ; |HDB3|codeout:inst2|process0~0 ; out0 ;
; |HDB3|codeout:inst2|code~0 ; |HDB3|codeout:inst2|code~0 ; out ;
; |HDB3|codeout:inst2|code~1 ; |HDB3|codeout:inst2|code~1 ; out ;
; |HDB3|codeout:inst2|code~2 ; |HDB3|codeout:inst2|code~2 ; out ;
; |HDB3|codeout:inst2|code~3 ; |HDB3|codeout:inst2|code~3 ; out ;
; |HDB3|codeout:inst2|code[0] ; |HDB3|codeout:inst2|code[0] ; out ;
; |HDB3|codeout:inst2|code[1] ; |HDB3|codeout:inst2|code[1] ; out ;
; |HDB3|insertv:inst|Equal0~33 ; |HDB3|insertv:inst|Equal0~33 ; out0 ;
; |HDB3|codeout:inst2|Equal0~3 ; |HDB3|codeout:inst2|Equal0~3 ; out0 ;
; |HDB3|codeout:inst2|Equal1~3 ; |HDB3|codeout:inst2|Equal1~3 ; out0 ;
; |HDB3|codeout:inst2|Equal2~3 ; |HDB3|codeout:inst2|Equal2~3 ; out0 ;
; |HDB3|insertb:inst1|lpm_mux:Mux4|mux_gdc:auto_generated|_~0 ; |HDB3|insertb:inst1|lpm_mux:Mux4|mux_gdc:auto_generated|_~0 ; out0 ;
; |HDB3|insertb:inst1|lpm_mux:Mux4|mux_gdc:auto_generated|_~1 ; |HDB3|insertb:inst1|lpm_mux:Mux4|mux_gdc:auto_generated|_~1 ; out0 ;
; |HDB3|insertb:inst1|lpm_mux:Mux4|mux_gdc:auto_generated|result_node[0]~0 ; |HDB3|insertb:inst1|lpm_mux:Mux4|mux_gdc:auto_generated|result_node[0]~0 ; out0 ;
; |HDB3|insertb:inst1|lpm_mux:Mux4|mux_gdc:auto_generated|_~2 ; |HDB3|insertb:inst1|lpm_mux:Mux4|mux_gdc:auto_generated|_~2 ; out0 ;
; |HDB3|insertb:inst1|lpm_mux:Mux4|mux_gdc:auto_generated|_~3 ; |HDB3|insertb:inst1|lpm_mux:Mux4|mux_gdc:auto_generated|_~3 ; out0 ;
; |HDB3|insertb:inst1|lpm_mux:Mux4|mux_gdc:auto_generated|result_node[0]~1 ; |HDB3|insertb:inst1|lpm_mux:Mux4|mux_gdc:auto_generated|result_node[0]~1 ; out0 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -