📄 da_tlc5620.map.rpt
字号:
; |add_sub_6dc:add_sub_3| ; 6 (6) ; 0 ; 0 ; 0 ; 0 ; 0 ; 6 (6) ; 0 (0) ; 0 (0) ; 6 (6) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod0|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_6dc:add_sub_3 ;
; |add_sub_7dc:add_sub_10| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod0|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_10 ;
; |add_sub_7dc:add_sub_11| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod0|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_11 ;
; |add_sub_7dc:add_sub_4| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod0|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_4 ;
; |add_sub_7dc:add_sub_5| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod0|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_5 ;
; |add_sub_7dc:add_sub_6| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod0|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_6 ;
; |add_sub_7dc:add_sub_7| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod0|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_7 ;
; |add_sub_7dc:add_sub_8| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod0|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_8 ;
; |add_sub_7dc:add_sub_9| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod0|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_9 ;
; |lpm_divide:Mod1| ; 67 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 67 (0) ; 0 (0) ; 0 (0) ; 38 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod1 ;
; |lpm_divide_tul:auto_generated| ; 67 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 67 (0) ; 0 (0) ; 0 (0) ; 38 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod1|lpm_divide_tul:auto_generated ;
; |sign_div_unsign_mlh:divider| ; 67 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 67 (0) ; 0 (0) ; 0 (0) ; 38 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod1|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider ;
; |alt_u_div_sqe:divider| ; 67 (29) ; 0 ; 0 ; 0 ; 0 ; 0 ; 67 (29) ; 0 (0) ; 0 (0) ; 38 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod1|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider ;
; |add_sub_7dc:add_sub_10| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod1|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_10 ;
; |add_sub_7dc:add_sub_11| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod1|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_11 ;
; |add_sub_7dc:add_sub_6| ; 3 (3) ; 0 ; 0 ; 0 ; 0 ; 0 ; 3 (3) ; 0 (0) ; 0 (0) ; 3 (3) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod1|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_6 ;
; |add_sub_7dc:add_sub_7| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod1|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_7 ;
; |add_sub_7dc:add_sub_8| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod1|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_8 ;
; |add_sub_7dc:add_sub_9| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod1|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_9 ;
; |lpm_divide:Mod2| ; 28 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 28 (0) ; 0 (0) ; 0 (0) ; 17 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod2 ;
; |lpm_divide_tul:auto_generated| ; 28 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 28 (0) ; 0 (0) ; 0 (0) ; 17 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod2|lpm_divide_tul:auto_generated ;
; |sign_div_unsign_mlh:divider| ; 28 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 28 (0) ; 0 (0) ; 0 (0) ; 17 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod2|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider ;
; |alt_u_div_sqe:divider| ; 28 (11) ; 0 ; 0 ; 0 ; 0 ; 0 ; 28 (11) ; 0 (0) ; 0 (0) ; 17 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod2|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider ;
; |add_sub_7dc:add_sub_10| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod2|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_10 ;
; |add_sub_7dc:add_sub_11| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 7 (7) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod2|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_11 ;
; |add_sub_7dc:add_sub_9| ; 3 (3) ; 0 ; 0 ; 0 ; 0 ; 0 ; 3 (3) ; 0 (0) ; 0 (0) ; 3 (3) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_divide:Mod2|lpm_divide_tul:auto_generated|sign_div_unsign_mlh:divider|alt_u_div_sqe:divider|add_sub_7dc:add_sub_9 ;
; |lpm_mult:Mult0| ; 34 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 34 (0) ; 0 (0) ; 0 (0) ; 13 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_mult:Mult0 ;
; |multcore:mult_core| ; 34 (21) ; 0 ; 0 ; 0 ; 0 ; 0 ; 34 (21) ; 0 (0) ; 0 (0) ; 13 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_mult:Mult0|multcore:mult_core ;
; |mpar_add:padder| ; 13 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 13 (0) ; 0 (0) ; 0 (0) ; 13 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_mult:Mult0|multcore:mult_core|mpar_add:padder ;
; |lpm_add_sub:adder[0]| ; 13 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 13 (0) ; 0 (0) ; 0 (0) ; 13 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_mult:Mult0|multcore:mult_core|mpar_add:padder|lpm_add_sub:adder[0] ;
; |addcore:adder| ; 13 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 13 (0) ; 0 (0) ; 0 (0) ; 13 (0) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_mult:Mult0|multcore:mult_core|mpar_add:padder|lpm_add_sub:adder[0]|addcore:adder ;
; |a_csnbuffer:result_node| ; 13 (13) ; 0 ; 0 ; 0 ; 0 ; 0 ; 13 (13) ; 0 (0) ; 0 (0) ; 13 (13) ; 0 (0) ; |DA_TLC5620|dac_test:M2|lpm_mult:Mult0|multcore:mult_core|mpar_add:padder|lpm_add_sub:adder[0]|addcore:adder|a_csnbuffer:result_node ;
; |tlc5620:M1| ; 64 (64) ; 39 ; 0 ; 0 ; 0 ; 0 ; 25 (25) ; 0 (0) ; 39 (39) ; 38 (38) ; 0 (0) ; |DA_TLC5620|tlc5620:M1 ;
+------------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+------------------------------------------------------------------------------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; State Machine - |DA_TLC5620|DISPLAY:M3|state ;
+--------------------------------+--------------------------+---------------------+---------------------------+----------------------+--------------------------+------------------------------+-------------------+--------------------------------+------------------+
; Name ; state.CH451_Display_temp ; state.CH451_Display ; state.CH451_Display_ready ; state.CH451_Get_data ; state.CH451_Open_display ; state.CH451_Set_display_mode ; state.CH451_Reset ; state.CH451_Enable_serial_port ; state.CH451_Idle ;
+--------------------------------+--------------------------+---------------------+---------------------------+----------------------+--------------------------+------------------------------+-------------------+--------------------------------+------------------+
; state.CH451_Idle ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; state.CH451_Display ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; state.CH451_Display_ready ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; state.CH451_Get_data ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; state.CH451_Open_display ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 1 ;
; state.CH451_Set_display_mode ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 1 ;
; state.CH451_Reset ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 1 ;
; state.CH451_Enable_serial_port ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 1 ;
; state.CH451_Display_temp ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
+--------------------------------+--------------------------+---------------------+---------------------------+----------------------+--------------------------+------------------------------+-------------------+--------------------------------+------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; State Machine - |DA_TLC5620|DISPLAY:M3|shift_state ;
+----------------------------------+--------------------------------+---------------------------------+--------------------------------+----------------------------------+--------------------------------+----------------------------------+------------------------------+
; Name ; shift_state.Pull_up_ch451_load ; shift_state.Shift_paralell_data ; shift_state.Pull_up_ch451_dclk ; shift_state.Pull_down_ch451_dclk ; shift_state.Get_shift_out_data ; shift_state.Pull_down_ch451_load ; shift_state.Shift12_out_idle ;
+----------------------------------+--------------------------------+---------------------------------+--------------------------------+----------------------------------+--------------------------------+----------------------------------+------------------------------+
; shift_state.Shift12_out_idle ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; shift_state.Shift_paralell_data ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; shift_state.Pull_up_ch451_dclk ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 1 ;
; shift_state.Pull_down_ch451_dclk ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 1 ;
; shift_state.Get_shift_out_data ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 1 ;
; shift_state.Pull_down_ch451_load ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 1 ;
; shift_state.Pull_up_ch451_load ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
+----------------------------------+--------------------------------+---------------------------------+--------------------------------+----------------------------------+--------------------------------+----------------------------------+------------------------------+
+------------------------------------------------------+
; General Register Statistics ;
+----------------------------------------------+-------+
; Statistic ; Value ;
+----------------------------------------------+-------+
; Total registers ; 235 ;
; Number of registers using Synchronous Clear ; 70 ;
; Number of registers using Synchronous Load ; 32 ;
; Number of registers using Asynchronous Clear ; 169 ;
; Number of registers using Asynchronous Load ; 0 ;
; Number of registers using Clock Enable ; 137 ;
; Number of registers using Preset ; 0 ;
+----------------------------------------------+-------+
+--------------------------------------------------+
; Inverted Register Statistics ;
+----------------------------------------+---------+
; Inverted Register ; Fan out ;
+----------------------------------------+---------+
; DISPLAY:M3|CH451_DCLK ; 2 ;
; DISPLAY:M3|CH451_DIN ; 3 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -