⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 signal.fit.rpt

📁 yong VerilogHDL yu yan bianxie de pinlv fa sheng qi,shi yong ISE ruan jian da kai.
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 136      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 137      ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 138      ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 139      ; 111        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 140      ; 112        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 141      ; 113        ; 2        ; dataout[6]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 142      ; 114        ; 2        ; dataout[7]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 143      ; 115        ; 2        ; dataout[5]                               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
; 144      ; 116        ; 2        ; rst                                      ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; Y               ; no       ; Off          ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
Note: Pin directions (input, output or bidir) are based on device operating in user mode.


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; 3.3-V LVTTL         ; 10 pF ; Not Available                      ;
; 3.3-V LVCMOS        ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 10 pF ; (See SSTL-2)                       ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 10 pF ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                   ;
+----------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------------------------+--------------+
; Compilation Hierarchy Node                   ; Logic Cells ; LC Registers ; Memory Bits ; M4Ks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                                                                                                                          ; Library Name ;
+----------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------------------------+--------------+
; |signal                                      ; 207 (1)     ; 66           ; 4096        ; 1    ; 34   ; 0            ; 141 (1)      ; 0 (0)             ; 66 (0)           ; 96 (0)          ; 9 (0)      ; |signal                                                                                                                                      ; work         ;
;    |key:ke|                                  ; 35 (35)     ; 24           ; 0           ; 0    ; 0    ; 0            ; 11 (11)      ; 0 (0)             ; 24 (24)          ; 15 (15)         ; 6 (6)      ; |signal|key:ke                                                                                                                               ; work         ;
;    |oclk:oc|                                 ; 25 (25)     ; 17           ; 0           ; 0    ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 17 (17)          ; 16 (16)         ; 0 (0)      ; |signal|oclk:oc                                                                                                                              ; work         ;
;    |signal_gene:si|                          ; 146 (71)    ; 25           ; 4096        ; 1    ; 0    ; 0            ; 121 (46)     ; 0 (0)             ; 25 (25)          ; 65 (32)         ; 3 (0)      ; |signal|signal_gene:si                                                                                                                       ; work         ;
;       |datarom:datarom_component|            ; 0 (0)       ; 0            ; 4096        ; 1    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |signal|signal_gene:si|datarom:datarom_component                                                                                             ; work         ;
;          |altsyncram:altsyncram_component|   ; 0 (0)       ; 0            ; 4096        ; 1    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |signal|signal_gene:si|datarom:datarom_component|altsyncram:altsyncram_component                                                             ; work         ;
;             |altsyncram_ki31:auto_generated| ; 0 (0)       ; 0            ; 4096        ; 1    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |signal|signal_gene:si|datarom:datarom_component|altsyncram:altsyncram_component|altsyncram_ki31:auto_generated                              ; work         ;
;       |lpm_divide:Div0|                      ; 42 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 42 (0)       ; 0 (0)             ; 0 (0)            ; 18 (0)          ; 0 (0)      ; |signal|signal_gene:si|lpm_divide:Div0                                                                                                       ; work         ;
;          |lpm_divide_g5m:auto_generated|     ; 42 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 42 (0)       ; 0 (0)             ; 0 (0)            ; 18 (0)          ; 0 (0)      ; |signal|signal_gene:si|lpm_divide:Div0|lpm_divide_g5m:auto_generated                                                                         ; work         ;
;             |sign_div_unsign_ckh:divider|    ; 42 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 42 (0)       ; 0 (0)             ; 0 (0)            ; 18 (0)          ; 0 (0)      ; |signal|signal_gene:si|lpm_divide:Div0|lpm_divide_g5m:auto_generated|sign_div_unsign_ckh:divider                                             ; work         ;
;                |alt_u_div_8oe:divider|       ; 42 (24)     ; 0            ; 0           ; 0    ; 0    ; 0            ; 42 (24)      ; 0 (0)             ; 0 (0)            ; 18 (0)          ; 0 (0)      ; |signal|signal_gene:si|lpm_divide:Div0|lpm_divide_g5m:auto_generated|sign_div_unsign_ckh:divider|alt_u_div_8oe:divider                       ; work         ;
;                   |add_sub_5dc:add_sub_2|    ; 3 (3)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 3 (3)        ; 0 (0)             ; 0 (0)            ; 3 (3)           ; 0 (0)      ; |signal|signal_gene:si|lpm_divide:Div0|lpm_divide_g5m:auto_generated|sign_div_unsign_ckh:divider|alt_u_div_8oe:divider|add_sub_5dc:add_sub_2 ; work         ;
;                   |add_sub_6dc:add_sub_3|    ; 4 (4)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 0 (0)            ; 4 (4)           ; 0 (0)      ; |signal|signal_gene:si|lpm_divide:Div0|lpm_divide_g5m:auto_generated|sign_div_unsign_ckh:divider|alt_u_div_8oe:divider|add_sub_6dc:add_sub_3 ; work         ;
;                   |add_sub_7dc:add_sub_4|    ; 5 (5)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 5 (5)           ; 0 (0)      ; |signal|signal_gene:si|lpm_divide:Div0|lpm_divide_g5m:auto_generated|sign_div_unsign_ckh:divider|alt_u_div_8oe:divider|add_sub_7dc:add_sub_4 ; work         ;
;                   |add_sub_8dc:add_sub_5|    ; 6 (6)       ; 0            ; 0           ; 0    ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; 0 (0)      ; |signal|signal_gene:si|lpm_divide:Div0|lpm_divide_g5m:auto_generated|sign_div_unsign_ckh:divider|alt_u_div_8oe:divider|add_sub_8dc:add_sub_5 ; work         ;
;       |lpm_mult:Mult0|                       ; 33 (0)      ; 0            ; 0           ; 0    ; 0    ; 0            ; 33 (0)       ; 0 (0)             ; 0 (0)            ; 15 (0)          ; 3 (0)      ; |signal|signal_gene:si|lpm_mult:Mult0                                                                                                        ; work         ;
;          |mult_mk01:auto_generated|          ; 33 (33)     ; 0            ; 0           ; 0    ; 0    ; 0            ; 33 (33)      ; 0 (0)             ; 0 (0)            ; 15 (15)         ; 3 (3)      ; |signal|signal_gene:si|lpm_mult:Mult0|mult_mk01:auto_generated                                                                               ; work         ;
+----------------------------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------------------------+--------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-------------------------------------------------------------------------------------+
; Delay Chain Summary                                                                 ;
+------------+----------+---------------+---------------+-----------------------+-----+
; Name       ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+------------+----------+---------------+---------------+-----------------------+-----+
; dataout[0] ; Output   ; --            ; --            ; --                    ; --  ;
; dataout[1] ; Output   ; --            ; --            ; --                    ; --  ;
; dataout[2] ; Output   ; --            ; --            ; --                    ; --  ;
; dataout[3] ; Output   ; --            ; --            ; --                    ; --  ;
; dataout[4] ; Output   ; --            ; --            ; --                    ; --  ;
; dataout[5] ; Output   ; --            ; --            ; --                    ; --  ;
; dataout[6] ; Output   ; --            ; --            ; --                    ; --  ;
; dataout[7] ; Output   ; --            ; --            ; --                    ; --  ;
; en[0]      ; Output   ; --            ; --            ; --                    ; --  ;
; en[1]      ; Output   ; --            ; --            ; --                    ; --  ;
; en[2]      ; Output   ; --            ; --            ; --                    ; --  ;
; en[3]      ; Output   ; --            ; --            ; --                    ; --  ;
; en[4]      ; Output   ; --            ; --            ; --                    ; --  ;
; en[5]      ; Output   ; --            ; --            ; --                    ; --  ;
; en[6]      ; Output   ; --            ; --            ; --                    ; --  ;
; en[7]      ; Output   ; --            ; --            ; --                    ; --  ;
; q_out[0]   ; Output   ; --            ; --            ; --                    ; --  ;
; q_out[1]   ; Output   ; --            ; --            ; --                    ; --  ;
; q_out[2]   ; Output   ; --            ; --            ; --                    ; --  ;
; q_out[3]   ; Output   ; --            ; --            ; --                    ; --  ;
; q_out[4]   ; Output   ; --            ; --            ; --                    ; --  ;
; q_out[5]   ; Output   ; --            ; --            ; --                    ; --  ;
; q_out[6]   ; Output   ; --            ; --            ; --                    ; --  ;
; q_out[7]   ; Output   ; --            ; --            ; --                    ; --  ;
; codekey[2] ; Input    ; ON            ; ON            ; --                    ; --  ;
; codekey[1] ; Input    ; ON            ; ON            ; --                    ; --  ;
; codekey[7] ; Input    ; ON            ; ON            ; --                    ; --  ;
; codekey[3] ; Input    ; ON            ; ON            ; --  

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -