📄 2fsk_final.map.rpt
字号:
; |f2_zb:inst19| ; 4 (0) ; 4 ; 128 ; 0 ; 0 (0) ; 0 (0) ; 4 (0) ; 4 (0) ; 0 (0) ; |2fsk_final|f2_zb:inst19 ; work ;
; |lpm_counter:count_rtl_3| ; 4 (0) ; 4 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 4 (0) ; 4 (0) ; 0 (0) ; |2fsk_final|f2_zb:inst19|lpm_counter:count_rtl_3 ; work ;
; |alt_counter_f10ke:wysi_counter| ; 4 (4) ; 4 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 4 (4) ; 4 (4) ; 0 (0) ; |2fsk_final|f2_zb:inst19|lpm_counter:count_rtl_3|alt_counter_f10ke:wysi_counter ; work ;
; |rom16_1:u1| ; 0 (0) ; 0 ; 128 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |2fsk_final|f2_zb:inst19|rom16_1:u1 ; work ;
; |lpm_rom:lpm_rom_component| ; 0 (0) ; 0 ; 128 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |2fsk_final|f2_zb:inst19|rom16_1:u1|lpm_rom:lpm_rom_component ; work ;
; |altrom:srom| ; 0 (0) ; 0 ; 128 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |2fsk_final|f2_zb:inst19|rom16_1:u1|lpm_rom:lpm_rom_component|altrom:srom ; work ;
; |lpf:inst3| ; 50 (23) ; 18 ; 0 ; 0 ; 32 (5) ; 12 (12) ; 6 (6) ; 25 (6) ; 0 (0) ; |2fsk_final|lpf:inst3 ; work ;
; |lpm_add_sub:Add14| ; 5 (0) ; 0 ; 0 ; 0 ; 5 (0) ; 0 (0) ; 0 (0) ; 4 (0) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add14 ; work ;
; |addcore:adder| ; 5 (0) ; 0 ; 0 ; 0 ; 5 (0) ; 0 (0) ; 0 (0) ; 4 (0) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add14|addcore:adder ; work ;
; |a_csnbuffer:result_node| ; 5 (5) ; 0 ; 0 ; 0 ; 5 (5) ; 0 (0) ; 0 (0) ; 4 (4) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add14|addcore:adder|a_csnbuffer:result_node ; work ;
; |lpm_add_sub:Add3| ; 3 (0) ; 0 ; 0 ; 0 ; 3 (0) ; 0 (0) ; 0 (0) ; 3 (0) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add3 ; work ;
; |addcore:adder| ; 3 (1) ; 0 ; 0 ; 0 ; 3 (1) ; 0 (0) ; 0 (0) ; 3 (1) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add3|addcore:adder ; work ;
; |a_csnbuffer:result_node| ; 2 (2) ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 0 (0) ; 2 (2) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add3|addcore:adder|a_csnbuffer:result_node ; work ;
; |lpm_add_sub:Add6| ; 3 (0) ; 0 ; 0 ; 0 ; 3 (0) ; 0 (0) ; 0 (0) ; 3 (0) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add6 ; work ;
; |addcore:adder| ; 3 (0) ; 0 ; 0 ; 0 ; 3 (0) ; 0 (0) ; 0 (0) ; 3 (0) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add6|addcore:adder ; work ;
; |a_csnbuffer:result_node| ; 3 (3) ; 0 ; 0 ; 0 ; 3 (3) ; 0 (0) ; 0 (0) ; 3 (3) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add6|addcore:adder|a_csnbuffer:result_node ; work ;
; |lpm_add_sub:Add7| ; 8 (0) ; 0 ; 0 ; 0 ; 8 (0) ; 0 (0) ; 0 (0) ; 1 (0) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add7 ; work ;
; |addcore:adder| ; 8 (1) ; 0 ; 0 ; 0 ; 8 (1) ; 0 (0) ; 0 (0) ; 1 (1) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add7|addcore:adder ; work ;
; |a_csnbuffer:result_node| ; 7 (7) ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add7|addcore:adder|a_csnbuffer:result_node ; work ;
; |lpm_add_sub:Add8| ; 4 (0) ; 0 ; 0 ; 0 ; 4 (0) ; 0 (0) ; 0 (0) ; 4 (0) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add8 ; work ;
; |addcore:adder| ; 4 (1) ; 0 ; 0 ; 0 ; 4 (1) ; 0 (0) ; 0 (0) ; 4 (1) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add8|addcore:adder ; work ;
; |a_csnbuffer:result_node| ; 3 (3) ; 0 ; 0 ; 0 ; 3 (3) ; 0 (0) ; 0 (0) ; 3 (3) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add8|addcore:adder|a_csnbuffer:result_node ; work ;
; |lpm_add_sub:Add9| ; 4 (0) ; 0 ; 0 ; 0 ; 4 (0) ; 0 (0) ; 0 (0) ; 4 (0) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add9 ; work ;
; |addcore:adder| ; 4 (1) ; 0 ; 0 ; 0 ; 4 (1) ; 0 (0) ; 0 (0) ; 4 (1) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add9|addcore:adder ; work ;
; |a_csnbuffer:result_node| ; 3 (3) ; 0 ; 0 ; 0 ; 3 (3) ; 0 (0) ; 0 (0) ; 3 (3) ; 0 (0) ; |2fsk_final|lpf:inst3|lpm_add_sub:Add9|addcore:adder|a_csnbuffer:result_node ; work ;
; |m5:inst4| ; 9 (9) ; 6 ; 0 ; 0 ; 3 (3) ; 5 (5) ; 1 (1) ; 0 (0) ; 0 (0) ; |2fsk_final|m5:inst4 ; work ;
; |mux:inst5| ; 8 (8) ; 0 ; 0 ; 0 ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |2fsk_final|mux:inst5 ; work ;
; |mx_7821:inst6| ; 7 (3) ; 6 ; 0 ; 0 ; 1 (1) ; 1 (1) ; 5 (1) ; 4 (0) ; 0 (0) ; |2fsk_final|mx_7821:inst6 ; work ;
; |lpm_counter:count_rtl_0| ; 4 (0) ; 4 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 4 (0) ; 4 (0) ; 0 (0) ; |2fsk_final|mx_7821:inst6|lpm_counter:count_rtl_0 ; work ;
; |alt_counter_f10ke:wysi_counter| ; 4 (4) ; 4 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 4 (4) ; 4 (4) ; 0 (0) ; |2fsk_final|mx_7821:inst6|lpm_counter:count_rtl_0|alt_counter_f10ke:wysi_counter ; work ;
; |pj:inst7| ; 1 (1) ; 1 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; 0 (0) ; |2fsk_final|pj:inst7 ; work ;
; |pulse:inst8| ; 21 (21) ; 17 ; 0 ; 0 ; 4 (4) ; 16 (16) ; 1 (1) ; 0 (0) ; 0 (0) ; |2fsk_final|pulse:inst8 ; work ;
; |wf:inst9| ; 3 (3) ; 3 ; 0 ; 0 ; 0 (0) ; 2 (2) ; 1 (1) ; 0 (0) ; 0 (0) ; |2fsk_final|wf:inst9 ; work ;
+-------------------------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+------------+-----------------------------------------------------------------------------------+--------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+-------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis RAM Summary ;
+-----------------------------------------------------------------------+------+--------------+--------------+--------------+--------------+------+-----------+
; Name ; Mode ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Size ; MIF ;
+-----------------------------------------------------------------------+------+--------------+--------------+--------------+--------------+------+-----------+
; f1_zb:inst2|rom16_1:u1|lpm_rom:lpm_rom_component|altrom:srom|content ; ROM ; 16 ; 8 ; -- ; -- ; 128 ; sin16.mif ;
; f2_zb:inst19|rom16_1:u1|lpm_rom:lpm_rom_component|altrom:srom|content ; ROM ; 16 ; 8 ; -- ; -- ; 128 ; sin16.mif ;
+-----------------------------------------------------------------------+------+--------------+--------------+--------------+--------------+------+-----------+
+---------------------------------------------------------------------------+
; Registers Removed During Synthesis ;
+---------------------------------------+-----------------------------------+
; Register name ; Reason for Removal ;
+---------------------------------------+-----------------------------------+
; div64:inst17|COUNT0[0] ; Merged with div64:inst17|divout ;
; div64:inst11|COUNT0[0] ; Merged with div64:inst11|divout ;
; div128:inst14|COUNT0[0] ; Merged with div128:inst14|divout ;
; div8:inst|COUNT0[0] ; Merged with div8:inst|divout ;
; div8:inst16|COUNT0[0] ; Merged with div8:inst16|divout ;
; div1024:inst15|COUNT0[0] ; Merged with div1024:inst15|divout ;
; dpll:inst1|preset[1..2] ; Merged with dpll:inst1|preset[3] ;
; Total Number of Removed Registers = 8 ; ;
+---------------------------------------+-----------------------------------+
+------------------------------------------------------+
; General Register Statistics ;
+----------------------------------------------+-------+
; Statistic ; Value ;
+----------------------------------------------+-------+
; Total registers ; 109 ;
; Number of registers using Synchronous Clear ; 0 ;
; Number of registers using Synchronous Load ; 4 ;
; Number of registers using Asynchronous Clear ; 0 ;
; Number of registers using Asynchronous Load ; 0 ;
; Number of registers using Clock Enable ; 4 ;
; Number of registers using Preset ; 0 ;
+----------------------------------------------+-------+
+--------------------------------------------------------------+
; Source assignments for mx_7821:inst6|lpm_counter:count_rtl_0 ;
+---------------------------+-------+------+-------------------+
; Assignment ; Value ; From ; To ;
+---------------------------+-------+------+-------------------+
; SUPPRESS_DA_RULE_INTERNAL ; a101 ; - ; - ;
; SUPPRESS_DA_RULE_INTERNAL ; s102 ; - ; - ;
; SUPPRESS_DA_RULE_INTERNAL ; s103 ; - ; - ;
+---------------------------+-------+------+-------------------+
+-----------------------------------------------------------+
; Source assignments for dpll:inst1|lpm_counter:count_rtl_1 ;
+---------------------------+-------+------+----------------+
; Assignment ; Value ; From ; To ;
+---------------------------+-------+------+----------------+
; SUPPRESS_DA_RULE_INTERNAL ; a101 ; - ; - ;
; SUPPRESS_DA_RULE_INTERNAL ; s102 ; - ; - ;
; SUPPRESS_DA_RULE_INTERNAL ; s103 ; - ; - ;
+---------------------------+-------+------+----------------+
+--------------------------------------------------------------+
; Source assignments for div16:inst13|lpm_counter:COUNT0_rtl_2 ;
+---------------------------+-------+------+-------------------+
; Assignment ; Value ; From ; To ;
+---------------------------+-------+------+-------------------+
; SUPPRESS_DA_RULE_INTERNAL ; a101 ; - ; - ;
; SUPPRESS_DA_RULE_INTERNAL ; s102 ; - ; - ;
; SUPPRESS_DA_RULE_INTERNAL ; s103 ; - ; - ;
+---------------------------+-------+------+-------------------+
+-------------------------------------------------------------+
; Source assignments for f2_zb:inst19|lpm_counter:count_rtl_3 ;
+---------------------------+-------+------+------------------+
; Assignment ; Value ; From ; To ;
+---------------------------+-------+------+------------------+
; SUPPRESS_DA_RULE_INTERNAL ; a101 ; - ; - ;
; SUPPRESS_DA_RULE_INTERNAL ; s102 ; - ; - ;
; SUPPRESS_DA_RULE_INTERNAL ; s103 ; - ; - ;
+---------------------------+-------+------+------------------+
+------------------------------------------------------------+
; Source assignments for f1_zb:inst2|lpm_counter:count_rtl_4 ;
+---------------------------+-------+------+-----------------+
; Assignment ; Value ; From ; To ;
+---------------------------+-------+------+-----------------+
; SUPPRESS_DA_RULE_INTERNAL ; a101 ; - ; - ;
; SUPPRESS_DA_RULE_INTERNAL ; s102 ; - ; - ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -