⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 clock.fit.rpt

📁 数字电子钟的Verilog HDL语言描述。
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 99       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 100      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 101      ; 109        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 102      ; 111        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 103      ; 112        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 104      ; 115        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 105      ; 116        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 106      ; 118        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 107      ; 120        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 108      ; 122        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 109      ; 125        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 110      ; 126        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 111      ; 127        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 112      ; 129        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 113      ; 131        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 114      ; 133        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 115      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 116      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 117      ; 135        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 118      ; 136        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 119      ; 137        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 120      ; 138        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 121      ; 139        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 122      ; 140        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 123      ; 141        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 124      ; 142        ; 2        ; out_data[0]    ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 125      ; 143        ; 2        ; out_data[5]    ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 126      ;            ;          ; VCCINT         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 127      ; 144        ; 2        ; out_data[1]    ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 128      ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 129      ; 145        ; 2        ; out_data[4]    ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 130      ; 146        ; 2        ; out_data[3]    ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 131      ; 147        ; 2        ; out_data[7]    ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 132      ; 148        ; 2        ; out_data[2]    ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 133      ; 149        ; 2        ; out_data[6]    ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 134      ; 150        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 135      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 136      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 137      ; 151        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 138      ; 152        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 139      ; 153        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 140      ; 155        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 141      ; 156        ; 2        ; out_sel[3]     ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 142      ; 158        ; 2        ; out_sel[2]     ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 143      ; 161        ; 2        ; out_sel[1]     ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
; 144      ; 163        ; 2        ; out_sel[0]     ; output ; LVTTL        ;         ; Column I/O ; Y               ; no       ; Off          ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                 ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
; |clock                     ; 153 (153)   ; 70           ; 0          ; 14   ; 0            ; 83 (83)      ; 13 (13)           ; 57 (57)          ; 61 (61)         ; 13 (13)    ; |clock              ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------------+
; Delay Chain Summary                    ;
+-------------+----------+---------------+
; Name        ; Pin Type ; Pad to Core 0 ;
+-------------+----------+---------------+
; clk_100M    ; Input    ; 0             ;
; clk_out     ; Output   ; --            ;
; out_data[0] ; Output   ; --            ;
; out_data[1] ; Output   ; --            ;
; out_data[2] ; Output   ; --            ;
; out_data[3] ; Output   ; --            ;
; out_data[4] ; Output   ; --            ;
; out_data[5] ; Output   ; --            ;
; out_data[6] ; Output   ; --            ;
; out_data[7] ; Output   ; --            ;
; out_sel[0]  ; Output   ; --            ;
; out_sel[1]  ; Output   ; --            ;
; out_sel[2]  ; Output   ; --            ;
; out_sel[3]  ; Output   ; --            ;
+-------------+----------+---------------+


+----------------------------------------------------------------------------------------------+
; Control Signals                                                                              ;
+----------+--------------+---------+-------+--------+----------------------+------------------+
; Name     ; Location     ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+----------+--------------+---------+-------+--------+----------------------+------------------+
; clk_100M ; PIN_18       ; 44      ; Clock ; yes    ; Global clock         ; GCLK0            ;
; clk_1hz  ; LC_X9_Y4_N7  ; 19      ; Clock ; yes    ; Global clock         ; GCLK3            ;
; clk_1k   ; LC_X10_Y6_N3 ; 11      ; Clock ; yes    ; Global clock         ; GCLK2            ;
+----------+--------------+---------+-------+--------+----------------------+------------------+


+-----------------------------------------------------------------------------+
; Global & Other Fast Signals                                                 ;
+----------+--------------+---------+----------------------+------------------+
; Name     ; Location     ; Fan-Out ; Global Resource Used ; Global Line Name ;
+----------+--------------+---------+----------------------+------------------+
; clk_100M ; PIN_18       ; 44      ; Global clock         ; GCLK0            ;
; clk_1hz  ; LC_X9_Y4_N7  ; 19      ; Global clock         ; GCLK3            ;
; clk_1k   ; LC_X10_Y6_N3 ; 11      ; Global clock         ; GCLK2            ;
+----------+--------------+---------+----------------------+------------------+


+---------------------------------+
; Non-Global High Fan-Out Signals ;
+--------------+------------------+
; Name         ; Fan-Out          ;
+--------------+------------------+
; Equal0~291   ; 13               ;
; Equal0~288   ; 13               ;
; count2[0]    ; 13               ;
; count2[1]    ; 12               ;
; Equal1~203   ; 7                ;
; Equal1~202   ; 7                ;
; led_buf[3]   ; 7                ;
; led_buf[2]   ; 7                ;
; led_buf[1]   ; 7                ;
; led_buf[0]   ; 7                ;
; min[13]~1667 ; 6                ;
; min[8]~1663  ; 6                ;
; Add3~251     ; 6                ;
; Add1~342     ; 5                ;
; Add1~328     ; 5                ;
; Add1~322     ; 5                ;
; Add3~273     ; 5                ;
; Add3~269     ; 5                ;
; Equal3~42    ; 5                ;
; Add3~268     ; 5                ;
; Add3~257     ; 5                ;
; Add3~256     ; 5                ;
; Add0~434     ; 5                ;
; Add0~420     ; 5                ;
; Add0~408     ; 5                ;
; Add0~390     ; 5                ;
; Add3~277     ; 4                ;
; Add3~267     ; 4                ;
; Add3~265     ; 4                ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -