📄 counter.sim.rpt
字号:
; |counter|Add0~1339 ; |counter|Add0~1339 ; combout ;
; |counter|Add0~1339 ; |counter|Add0~1340 ; cout0 ;
; |counter|Add0~1339 ; |counter|Add0~1340COUT1 ; cout1 ;
; |counter|Add0~1342 ; |counter|Add0~1342 ; combout ;
; |counter|Add0~1342 ; |counter|Add0~1343 ; cout0 ;
; |counter|Add0~1342 ; |counter|Add0~1343COUT1 ; cout1 ;
; |counter|Add0~1345 ; |counter|Add0~1345 ; combout ;
; |counter|Add0~1345 ; |counter|Add0~1346 ; cout0 ;
; |counter|Add0~1345 ; |counter|Add0~1346COUT1 ; cout1 ;
; |counter|Add0~1348 ; |counter|Add0~1348 ; combout ;
; |counter|Add0~1348 ; |counter|Add0~1349 ; cout0 ;
; |counter|Add0~1348 ; |counter|Add0~1349COUT1 ; cout1 ;
; |counter|Add0~1351 ; |counter|Add0~1351 ; combout ;
; |counter|Add0~1351 ; |counter|Add0~1352 ; cout ;
; |counter|Add0~1354 ; |counter|Add0~1354 ; combout ;
; |counter|Add0~1354 ; |counter|Add0~1355 ; cout0 ;
; |counter|Add0~1354 ; |counter|Add0~1355COUT1 ; cout1 ;
; |counter|Add0~1357 ; |counter|Add0~1357 ; combout ;
; |counter|Add0~1357 ; |counter|Add0~1358 ; cout0 ;
; |counter|Add0~1357 ; |counter|Add0~1358COUT1 ; cout1 ;
; |counter|Add0~1360 ; |counter|Add0~1360 ; combout ;
; |counter|Add0~1360 ; |counter|Add0~1361 ; cout0 ;
; |counter|Add0~1360 ; |counter|Add0~1361COUT1 ; cout1 ;
; |counter|Add0~1363 ; |counter|Add0~1363 ; combout ;
; |counter|Add0~1363 ; |counter|Add0~1364 ; cout0 ;
; |counter|Add0~1363 ; |counter|Add0~1364COUT1 ; cout1 ;
; |counter|Add0~1366 ; |counter|Add0~1366 ; combout ;
; |counter|Add0~1366 ; |counter|Add0~1367 ; cout ;
; |counter|Add0~1369 ; |counter|Add0~1369 ; combout ;
; |counter|Add0~1369 ; |counter|Add0~1370 ; cout0 ;
; |counter|Add0~1369 ; |counter|Add0~1370COUT1 ; cout1 ;
; |counter|Add0~1372 ; |counter|Add0~1372 ; combout ;
; |counter|Add0~1372 ; |counter|Add0~1373 ; cout0 ;
; |counter|Add0~1372 ; |counter|Add0~1373COUT1 ; cout1 ;
; |counter|Add0~1375 ; |counter|Add0~1375 ; combout ;
; |counter|Add0~1375 ; |counter|Add0~1376 ; cout0 ;
; |counter|Add0~1375 ; |counter|Add0~1376COUT1 ; cout1 ;
; |counter|Add0~1378 ; |counter|Add0~1378 ; combout ;
; |counter|Add0~1381 ; |counter|Add0~1381 ; combout ;
; |counter|Add0~1381 ; |counter|Add0~1382 ; cout0 ;
; |counter|Add0~1381 ; |counter|Add0~1382COUT1 ; cout1 ;
; |counter|Add0~1384 ; |counter|Add0~1384 ; combout ;
; |counter|Add0~1384 ; |counter|Add0~1385 ; cout ;
; |counter|en ; |counter|en~corein ; combout ;
; |counter|clr ; |counter|clr~corein ; combout ;
; |counter|VGA[0] ; |counter|VGA[0] ; padio ;
; |counter|VGA[1] ; |counter|VGA[1] ; padio ;
; |counter|VGA[2] ; |counter|VGA[2] ; padio ;
; |counter|VGA[3] ; |counter|VGA[3] ; padio ;
+----------------------+-------------------------+------------------+
The following table displays output ports that do not toggle to 0 during simulation.
+-------------------------------------------------------------------+
; Missing 0-Value Coverage ;
+----------------------+-------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+----------------------+-------------------------+------------------+
; |counter|q10[4] ; |counter|q10[4] ; regout ;
; |counter|q10[5] ; |counter|q10[5] ; regout ;
; |counter|q10[6] ; |counter|q10[6] ; regout ;
; |counter|q10[7] ; |counter|q10[7] ; regout ;
; |counter|q10[8] ; |counter|q10[8] ; regout ;
; |counter|ca~340 ; |counter|ca~340 ; combout ;
; |counter|q10[9] ; |counter|q10[9] ; regout ;
; |counter|q10[10] ; |counter|q10[10] ; regout ;
; |counter|q10[11] ; |counter|q10[11] ; regout ;
; |counter|q10[12] ; |counter|q10[12] ; regout ;
; |counter|ca~341 ; |counter|ca~341 ; combout ;
; |counter|q10[13] ; |counter|q10[13] ; regout ;
; |counter|q10[14] ; |counter|q10[14] ; regout ;
; |counter|q10[15] ; |counter|q10[15] ; regout ;
; |counter|q10[16] ; |counter|q10[16] ; regout ;
; |counter|ca~342 ; |counter|ca~342 ; combout ;
; |counter|q10[17] ; |counter|q10[17] ; regout ;
; |counter|q10[18] ; |counter|q10[18] ; regout ;
; |counter|q10[19] ; |counter|q10[19] ; regout ;
; |counter|q10[20] ; |counter|q10[20] ; regout ;
; |counter|ca~344 ; |counter|ca~344 ; combout ;
; |counter|q10[21] ; |counter|q10[21] ; regout ;
; |counter|q10[22] ; |counter|q10[22] ; regout ;
; |counter|q10[23] ; |counter|q10[23] ; regout ;
; |counter|q10[24] ; |counter|q10[24] ; regout ;
; |counter|ca~345 ; |counter|ca~345 ; combout ;
; |counter|q10[25] ; |counter|q10[25] ; regout ;
; |counter|q10[26] ; |counter|q10[26] ; regout ;
; |counter|q10[27] ; |counter|q10[27] ; regout ;
; |counter|q10[28] ; |counter|q10[28] ; regout ;
; |counter|ca~346 ; |counter|ca~346 ; combout ;
; |counter|q10[31] ; |counter|q10[31] ; regout ;
; |counter|q10[29] ; |counter|q10[29] ; regout ;
; |counter|q10[30] ; |counter|q10[30] ; regout ;
; |counter|ca~347 ; |counter|ca~347 ; combout ;
; |counter|ca~349 ; |counter|ca~349 ; combout ;
; |counter|q10[0]~1901 ; |counter|q10[0]~1901 ; combout ;
; |counter|Add0~1294 ; |counter|Add0~1295 ; cout0 ;
; |counter|Add0~1297 ; |counter|Add0~1298 ; cout0 ;
; |counter|Add0~1300 ; |counter|Add0~1301 ; cout0 ;
; |counter|Add0~1303 ; |counter|Add0~1304 ; cout0 ;
; |counter|Add0~1303 ; |counter|Add0~1304COUT1 ; cout1 ;
; |counter|Add0~1306 ; |counter|Add0~1306 ; combout ;
; |counter|Add0~1306 ; |counter|Add0~1307 ; cout ;
; |counter|Add0~1309 ; |counter|Add0~1309 ; combout ;
; |counter|Add0~1309 ; |counter|Add0~1310 ; cout0 ;
; |counter|Add0~1309 ; |counter|Add0~1310COUT1 ; cout1 ;
; |counter|Add0~1312 ; |counter|Add0~1312 ; combout ;
; |counter|Add0~1312 ; |counter|Add0~1313 ; cout0 ;
; |counter|Add0~1312 ; |counter|Add0~1313COUT1 ; cout1 ;
; |counter|Add0~1315 ; |counter|Add0~1315 ; combout ;
; |counter|Add0~1315 ; |counter|Add0~1316 ; cout0 ;
; |counter|Add0~1315 ; |counter|Add0~1316COUT1 ; cout1 ;
; |counter|Add0~1318 ; |counter|Add0~1318 ; combout ;
; |counter|Add0~1318 ; |counter|Add0~1319 ; cout0 ;
; |counter|Add0~1318 ; |counter|Add0~1319COUT1 ; cout1 ;
; |counter|Add0~1321 ; |counter|Add0~1321 ; combout ;
; |counter|Add0~1321 ; |counter|Add0~1322 ; cout ;
; |counter|Add0~1324 ; |counter|Add0~1324 ; combout ;
; |counter|Add0~1324 ; |counter|Add0~1325 ; cout0 ;
; |counter|Add0~1324 ; |counter|Add0~1325COUT1 ; cout1 ;
; |counter|Add0~1327 ; |counter|Add0~1327 ; combout ;
; |counter|Add0~1327 ; |counter|Add0~1328 ; cout0 ;
; |counter|Add0~1327 ; |counter|Add0~1328COUT1 ; cout1 ;
; |counter|Add0~1330 ; |counter|Add0~1330 ; combout ;
; |counter|Add0~1330 ; |counter|Add0~1331 ; cout0 ;
; |counter|Add0~1330 ; |counter|Add0~1331COUT1 ; cout1 ;
; |counter|Add0~1333 ; |counter|Add0~1333 ; combout ;
; |counter|Add0~1333 ; |counter|Add0~1334 ; cout0 ;
; |counter|Add0~1333 ; |counter|Add0~1334COUT1 ; cout1 ;
; |counter|Add0~1336 ; |counter|Add0~1336 ; combout ;
; |counter|Add0~1336 ; |counter|Add0~1337 ; cout ;
; |counter|Add0~1339 ; |counter|Add0~1339 ; combout ;
; |counter|Add0~1339 ; |counter|Add0~1340 ; cout0 ;
; |counter|Add0~1339 ; |counter|Add0~1340COUT1 ; cout1 ;
; |counter|Add0~1342 ; |counter|Add0~1342 ; combout ;
; |counter|Add0~1342 ; |counter|Add0~1343 ; cout0 ;
; |counter|Add0~1342 ; |counter|Add0~1343COUT1 ; cout1 ;
; |counter|Add0~1345 ; |counter|Add0~1345 ; combout ;
; |counter|Add0~1345 ; |counter|Add0~1346 ; cout0 ;
; |counter|Add0~1345 ; |counter|Add0~1346COUT1 ; cout1 ;
; |counter|Add0~1348 ; |counter|Add0~1348 ; combout ;
; |counter|Add0~1348 ; |counter|Add0~1349 ; cout0 ;
; |counter|Add0~1348 ; |counter|Add0~1349COUT1 ; cout1 ;
; |counter|Add0~1351 ; |counter|Add0~1351 ; combout ;
; |counter|Add0~1351 ; |counter|Add0~1352 ; cout ;
; |counter|Add0~1354 ; |counter|Add0~1354 ; combout ;
; |counter|Add0~1354 ; |counter|Add0~1355 ; cout0 ;
; |counter|Add0~1354 ; |counter|Add0~1355COUT1 ; cout1 ;
; |counter|Add0~1357 ; |counter|Add0~1357 ; combout ;
; |counter|Add0~1357 ; |counter|Add0~1358 ; cout0 ;
; |counter|Add0~1357 ; |counter|Add0~1358COUT1 ; cout1 ;
; |counter|Add0~1360 ; |counter|Add0~1360 ; combout ;
; |counter|Add0~1360 ; |counter|Add0~1361 ; cout0 ;
; |counter|Add0~1360 ; |counter|Add0~1361COUT1 ; cout1 ;
; |counter|Add0~1363 ; |counter|Add0~1363 ; combout ;
; |counter|Add0~1363 ; |counter|Add0~1364 ; cout0 ;
; |counter|Add0~1363 ; |counter|Add0~1364COUT1 ; cout1 ;
; |counter|Add0~1366 ; |counter|Add0~1366 ; combout ;
; |counter|Add0~1366 ; |counter|Add0~1367 ; cout ;
; |counter|Add0~1369 ; |counter|Add0~1369 ; combout ;
; |counter|Add0~1369 ; |counter|Add0~1370 ; cout0 ;
; |counter|Add0~1369 ; |counter|Add0~1370COUT1 ; cout1 ;
; |counter|Add0~1372 ; |counter|Add0~1372 ; combout ;
; |counter|Add0~1372 ; |counter|Add0~1373 ; cout0 ;
; |counter|Add0~1372 ; |counter|Add0~1373COUT1 ; cout1 ;
; |counter|Add0~1375 ; |counter|Add0~1375 ; combout ;
; |counter|Add0~1375 ; |counter|Add0~1376 ; cout0 ;
; |counter|Add0~1375 ; |counter|Add0~1376COUT1 ; cout1 ;
; |counter|Add0~1381 ; |counter|Add0~1381 ; combout ;
; |counter|Add0~1381 ; |counter|Add0~1382 ; cout0 ;
; |counter|Add0~1381 ; |counter|Add0~1382COUT1 ; cout1 ;
; |counter|Add0~1384 ; |counter|Add0~1384 ; combout ;
; |counter|Add0~1384 ; |counter|Add0~1385 ; cout ;
; |counter|en ; |counter|en~corein ; combout ;
; |counter|VGA[0] ; |counter|VGA[0] ; padio ;
; |counter|VGA[1] ; |counter|VGA[1] ; padio ;
; |counter|VGA[2] ; |counter|VGA[2] ; padio ;
; |counter|VGA[3] ; |counter|VGA[3] ; padio ;
+----------------------+-------------------------+------------------+
+---------------------+
; Simulator INI Usage ;
+--------+------------+
; Option ; Usage ;
+--------+------------+
+--------------------+
; Simulator Messages ;
+--------------------+
Info: *******************************************************************
Info: Running Quartus II Simulator
Info: Version 7.2 Build 175 11/20/2007 Service Pack 1 SJ Full Version
Info: Processing started: Thu Feb 26 11:08:49 2009
Info: Command: quartus_sim --read_settings_files=on --write_settings_files=off counter -c counter
Info: Using vector source file "E:/test_20/t1/counter.vwf"
Info: Inverted registers were found during simulation
Info: Register: |counter|q10[0]
Info: Register: |counter|q10[31]
Info: Option to preserve fewer signal transitions to reduce memory requirements is enabled
Info: Simulation has been partitioned into sub-simulations according to the maximum transition count determined by the engine. Transitions from memory will be flushed out to disk at the end of each sub-simulation to reduce memory requirements.
Info: Simulation partitioned into 1 sub-simulations
Info: Simulation coverage is 14.79 %
Info: Number of transitions in simulation is 1164
Info: Quartus II Simulator was successful. 0 errors, 0 warnings
Info: Allocated 102 megabytes of memory during processing
Info: Processing ended: Thu Feb 26 11:08:51 2009
Info: Elapsed time: 00:00:02
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -